1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode
= {
6 .gpio0
= GPIO_MODE_GPIO
, // -USB30_SMIB - input
7 .gpio1
= GPIO_MODE_GPIO
, // -EC_SCI - input
8 .gpio2
= GPIO_MODE_GPIO
, // -LCD_PRESENCE - input
9 .gpio3
= GPIO_MODE_GPIO
, // DOCKID0 - input
10 .gpio4
= GPIO_MODE_GPIO
, // DOCKID1 - input
11 .gpio5
= GPIO_MODE_GPIO
, // DOCKID2 - input
12 .gpio6
= GPIO_MODE_GPIO
, // SYSTEM_DP_HPD - input
13 .gpio7
= GPIO_MODE_GPIO
, // pullup
14 .gpio8
= GPIO_MODE_GPIO
, // pulldown - INTEGRATED ENABLED(FCIM) 0 / DISABLED (BTM) 1
15 .gpio9
= GPIO_MODE_NATIVE
, // OC5 - -USB_PORT9_OC5 - input
16 .gpio10
= GPIO_MODE_GPIO
, // DRAMRST_GATE_ON - output
17 .gpio11
= GPIO_MODE_NATIVE
, // SMBALERT# pullup
18 .gpio12
= GPIO_MODE_NATIVE
, // LANPHYPC - output
19 .gpio13
= GPIO_MODE_GPIO
, // -EC_WAKE - input
20 .gpio14
= GPIO_MODE_NATIVE
, // OC7 - pullup
21 .gpio15
= GPIO_MODE_GPIO
, // pullup - ME CRYPTO STRAP WITH TLS CONFIDENTIALITY
22 .gpio16
= GPIO_MODE_NATIVE
, // SATA4GP - SATA_DOCK_DTCT - input from gpio33
23 .gpio17
= GPIO_MODE_GPIO
, // DGFX_PW RGD - input
24 .gpio18
= GPIO_MODE_NATIVE
, // PCIECLKRQ1 - -CLKREQ_WLAN - input
25 .gpio19
= GPIO_MODE_NATIVE
, // SATA1GP - SATA_BAY_DTCT - input to gpio22
26 .gpio20
= GPIO_MODE_NATIVE
, // PCIECLKRQ2 - pullup
27 .gpio21
= GPIO_MODE_GPIO
, // -DISCRETE_GFX_PRESENCE - input
28 .gpio22
= GPIO_MODE_GPIO
, // SATA_BAY_DTCT - output to SATA1GP
29 .gpio23
= GPIO_MODE_NATIVE
, // LDRQ1 - TP84
30 .gpio24
= GPIO_MODE_GPIO
, // pullup
31 .gpio25
= GPIO_MODE_NATIVE
, // PCIECLKRQ3 - -CLKREQ_EXC - input
32 .gpio26
= GPIO_MODE_NATIVE
, // PCIECLKRQ4 - pullup
33 .gpio27
= GPIO_MODE_GPIO
, // -MSATA_DTCT - input
34 .gpio28
= GPIO_MODE_GPIO
, // pulldown possible
35 .gpio29
= GPIO_MODE_GPIO
, // SLP_LAN - -PCH_SLP_LAN
36 .gpio30
= GPIO_MODE_NATIVE
, // SUSPWRDNACK - output
37 .gpio31
= GPIO_MODE_NATIVE
, // ACPRESENT - input
40 static const struct pch_gpio_set1 pch_gpio_set1_direction
= {
41 .gpio0
= GPIO_DIR_INPUT
,
42 .gpio1
= GPIO_DIR_INPUT
,
43 .gpio2
= GPIO_DIR_INPUT
,
44 .gpio3
= GPIO_DIR_INPUT
,
45 .gpio4
= GPIO_DIR_INPUT
,
46 .gpio5
= GPIO_DIR_INPUT
,
47 .gpio6
= GPIO_DIR_INPUT
,
48 .gpio7
= GPIO_DIR_INPUT
,
49 .gpio8
= GPIO_DIR_OUTPUT
,
50 .gpio9
= GPIO_DIR_INPUT
,
51 .gpio10
= GPIO_DIR_OUTPUT
,
52 .gpio11
= GPIO_DIR_INPUT
,
53 .gpio12
= GPIO_DIR_OUTPUT
,
54 .gpio13
= GPIO_DIR_INPUT
,
55 .gpio14
= GPIO_DIR_INPUT
,
56 .gpio15
= GPIO_DIR_OUTPUT
,
57 .gpio16
= GPIO_DIR_INPUT
,
58 .gpio17
= GPIO_DIR_INPUT
,
59 .gpio18
= GPIO_DIR_INPUT
,
60 .gpio19
= GPIO_DIR_INPUT
,
61 .gpio20
= GPIO_DIR_INPUT
,
62 .gpio21
= GPIO_DIR_INPUT
,
63 .gpio22
= GPIO_DIR_OUTPUT
,
64 .gpio23
= GPIO_DIR_INPUT
,
65 .gpio24
= GPIO_DIR_OUTPUT
,
66 .gpio25
= GPIO_DIR_INPUT
,
67 .gpio26
= GPIO_DIR_INPUT
,
68 .gpio27
= GPIO_DIR_OUTPUT
,
69 .gpio28
= GPIO_DIR_OUTPUT
,
70 .gpio29
= GPIO_DIR_OUTPUT
,
71 .gpio30
= GPIO_DIR_OUTPUT
,
72 .gpio31
= GPIO_DIR_INPUT
,
75 static const struct pch_gpio_set1 pch_gpio_set1_level
= {
76 .gpio0
= GPIO_LEVEL_HIGH
,
77 .gpio1
= GPIO_LEVEL_HIGH
,
78 .gpio2
= GPIO_LEVEL_LOW
,
79 .gpio3
= GPIO_LEVEL_HIGH
,
80 .gpio4
= GPIO_LEVEL_HIGH
,
81 .gpio5
= GPIO_LEVEL_HIGH
,
82 .gpio6
= GPIO_LEVEL_LOW
,
83 .gpio7
= GPIO_LEVEL_HIGH
,
84 .gpio8
= GPIO_LEVEL_HIGH
,
85 .gpio9
= GPIO_LEVEL_HIGH
,
86 .gpio10
= GPIO_LEVEL_HIGH
,
87 .gpio11
= GPIO_LEVEL_HIGH
,
88 .gpio12
= GPIO_LEVEL_HIGH
,
89 .gpio13
= GPIO_LEVEL_HIGH
,
90 .gpio14
= GPIO_LEVEL_HIGH
,
91 .gpio15
= GPIO_LEVEL_LOW
,
92 .gpio16
= GPIO_LEVEL_HIGH
,
93 .gpio17
= GPIO_LEVEL_HIGH
,
94 .gpio18
= GPIO_LEVEL_LOW
,
95 .gpio19
= GPIO_LEVEL_HIGH
,
96 .gpio20
= GPIO_LEVEL_HIGH
,
97 .gpio21
= GPIO_LEVEL_LOW
,
98 .gpio22
= GPIO_LEVEL_HIGH
,
99 .gpio23
= GPIO_LEVEL_HIGH
,
100 .gpio24
= GPIO_LEVEL_LOW
,
101 .gpio25
= GPIO_LEVEL_LOW
,
102 .gpio26
= GPIO_LEVEL_HIGH
,
103 .gpio27
= GPIO_LEVEL_HIGH
,
104 .gpio28
= GPIO_LEVEL_LOW
,
105 .gpio29
= GPIO_LEVEL_HIGH
,
106 .gpio30
= GPIO_LEVEL_HIGH
,
107 .gpio31
= GPIO_LEVEL_HIGH
,
110 static const struct pch_gpio_set1 pch_gpio_set1_invert
= {
111 .gpio0
= GPIO_INVERT
,
112 .gpio1
= GPIO_INVERT
,
113 .gpio13
= GPIO_INVERT
,
116 static const struct pch_gpio_set1 pch_gpio_set1_blink
= {
117 .gpio18
= GPIO_NO_BLINK
,
120 static const struct pch_gpio_set2 pch_gpio_set2_mode
= {
121 .gpio32
= GPIO_MODE_NATIVE
, // CLKRUN - output
122 .gpio33
= GPIO_MODE_GPIO
, // SATA_DOCK_DTCT - output to SATA4GP
123 .gpio34
= GPIO_MODE_GPIO
, // DGFX_VRM_ID - input - HIGH: 1GB / LOW: 2GB
124 .gpio35
= GPIO_MODE_GPIO
, // pullup
125 .gpio36
= GPIO_MODE_GPIO
, // pulldown
126 .gpio37
= GPIO_MODE_GPIO
, // pulldown
127 .gpio38
= GPIO_MODE_GPIO
, // planarid2 - input - pulldown
128 .gpio39
= GPIO_MODE_GPIO
, // planarid3 - input - pulldown
129 .gpio40
= GPIO_MODE_NATIVE
, // OC1 - -USB_PORT1_OC1 - input
130 .gpio41
= GPIO_MODE_NATIVE
, // OC2 - pullup
131 .gpio42
= GPIO_MODE_GPIO
, // SMB_3B_EN - output
132 .gpio43
= GPIO_MODE_NATIVE
, // OC4 - pullup
133 .gpio44
= GPIO_MODE_NATIVE
, // PCIECLKRQ5 - -CLKREQ_GBE - input
134 .gpio45
= GPIO_MODE_NATIVE
, // PCIECLKRQ6 - -CLKREQ_USB30_TR - input
135 .gpio46
= GPIO_MODE_NATIVE
, // PCIECLKRQ7 - pullup
136 .gpio47
= GPIO_MODE_NATIVE
, // PEG_A_CLKRQ# - input
137 .gpio48
= GPIO_MODE_GPIO
, // planarid0 - input - PDV low / FVT high
138 .gpio49
= GPIO_MODE_GPIO
, // planarid1 - input - pulldown
139 .gpio50
= GPIO_MODE_GPIO
, // -SC_DTCT - input
140 .gpio51
= GPIO_MODE_GPIO
, // pullup
141 .gpio52
= GPIO_MODE_GPIO
, // OPTIMUS_ENABLE - output - high: igpu / low: dgpu
142 .gpio53
= GPIO_MODE_GPIO
, // pullup
143 .gpio54
= GPIO_MODE_GPIO
, // -BDC_PRESENCE - input
144 .gpio55
= GPIO_MODE_GPIO
, // pullup
145 .gpio56
= GPIO_MODE_NATIVE
, // PEG_B_CLKRQ - pullup
146 .gpio57
= GPIO_MODE_GPIO
, // -DTPM_PRESENCE - input
147 .gpio58
= GPIO_MODE_NATIVE
, // SML1CLK - EC_SCL2 - output
148 .gpio59
= GPIO_MODE_NATIVE
, // OC0 - pullup
149 .gpio60
= GPIO_MODE_NATIVE
, // SML0ALERT# - pullup
150 .gpio61
= GPIO_MODE_NATIVE
, // SUS_STAT - output
151 .gpio62
= GPIO_MODE_NATIVE
, // SUSCLK - output
152 .gpio63
= GPIO_MODE_NATIVE
, // SLP_S5 - output
155 static const struct pch_gpio_set2 pch_gpio_set2_direction
= {
156 .gpio32
= GPIO_DIR_INPUT
,
157 .gpio33
= GPIO_DIR_OUTPUT
,
158 .gpio34
= GPIO_DIR_INPUT
,
159 .gpio35
= GPIO_DIR_OUTPUT
,
160 .gpio36
= GPIO_DIR_INPUT
,
161 .gpio37
= GPIO_DIR_INPUT
,
162 .gpio38
= GPIO_DIR_INPUT
,
163 .gpio39
= GPIO_DIR_INPUT
,
164 .gpio40
= GPIO_DIR_INPUT
,
165 .gpio41
= GPIO_DIR_INPUT
,
166 .gpio42
= GPIO_DIR_OUTPUT
,
167 .gpio43
= GPIO_DIR_INPUT
,
168 .gpio44
= GPIO_DIR_INPUT
,
169 .gpio45
= GPIO_DIR_INPUT
,
170 .gpio46
= GPIO_DIR_INPUT
,
171 .gpio47
= GPIO_DIR_INPUT
,
172 .gpio48
= GPIO_DIR_INPUT
,
173 .gpio49
= GPIO_DIR_INPUT
,
174 .gpio50
= GPIO_DIR_INPUT
,
175 .gpio51
= GPIO_DIR_OUTPUT
,
176 .gpio52
= GPIO_DIR_OUTPUT
,
177 .gpio53
= GPIO_DIR_OUTPUT
,
178 .gpio54
= GPIO_DIR_INPUT
,
179 .gpio55
= GPIO_DIR_OUTPUT
,
180 .gpio56
= GPIO_DIR_INPUT
,
181 .gpio57
= GPIO_DIR_INPUT
,
182 .gpio58
= GPIO_DIR_INPUT
,
183 .gpio59
= GPIO_DIR_INPUT
,
184 .gpio60
= GPIO_DIR_INPUT
,
185 .gpio61
= GPIO_DIR_OUTPUT
,
186 .gpio62
= GPIO_DIR_OUTPUT
,
187 .gpio63
= GPIO_DIR_OUTPUT
,
190 static const struct pch_gpio_set2 pch_gpio_set2_level
= {
191 .gpio32
= GPIO_LEVEL_HIGH
,
192 .gpio33
= GPIO_LEVEL_HIGH
,
193 .gpio34
= GPIO_LEVEL_HIGH
,
194 .gpio35
= GPIO_LEVEL_LOW
,
195 .gpio36
= GPIO_LEVEL_LOW
,
196 .gpio37
= GPIO_LEVEL_LOW
,
197 .gpio38
= GPIO_LEVEL_HIGH
,
198 .gpio39
= GPIO_LEVEL_LOW
,
199 .gpio40
= GPIO_LEVEL_HIGH
,
200 .gpio41
= GPIO_LEVEL_HIGH
,
201 .gpio42
= GPIO_LEVEL_HIGH
,
202 .gpio43
= GPIO_LEVEL_HIGH
,
203 .gpio44
= GPIO_LEVEL_HIGH
,
204 .gpio45
= GPIO_LEVEL_LOW
,
205 .gpio46
= GPIO_LEVEL_HIGH
,
206 .gpio47
= GPIO_LEVEL_LOW
,
207 .gpio48
= GPIO_LEVEL_HIGH
,
208 .gpio49
= GPIO_LEVEL_HIGH
,
209 .gpio50
= GPIO_LEVEL_HIGH
,
210 .gpio51
= GPIO_LEVEL_HIGH
,
211 .gpio52
= GPIO_LEVEL_HIGH
,
212 .gpio53
= GPIO_LEVEL_HIGH
,
213 .gpio54
= GPIO_LEVEL_LOW
,
214 .gpio55
= GPIO_LEVEL_HIGH
,
215 .gpio56
= GPIO_LEVEL_HIGH
,
216 .gpio57
= GPIO_LEVEL_LOW
,
217 .gpio58
= GPIO_LEVEL_HIGH
,
218 .gpio59
= GPIO_LEVEL_HIGH
,
219 .gpio60
= GPIO_LEVEL_HIGH
,
220 .gpio61
= GPIO_LEVEL_HIGH
,
221 .gpio62
= GPIO_LEVEL_LOW
,
222 .gpio63
= GPIO_LEVEL_HIGH
,
225 static const struct pch_gpio_set3 pch_gpio_set3_mode
= {
226 .gpio64
= GPIO_MODE_NATIVE
, // NC
227 .gpio65
= GPIO_MODE_NATIVE
, // VIDEO_CLK_27M_NSS - output
228 .gpio66
= GPIO_MODE_NATIVE
, // NC
229 .gpio67
= GPIO_MODE_NATIVE
, // VIDEO_CLK_27M_SS - output
230 .gpio68
= GPIO_MODE_GPIO
, // -INT_MIC_DTCT - input
231 .gpio69
= GPIO_MODE_GPIO
, // mic enable bit - low enable - pulldown
232 .gpio70
= GPIO_MODE_GPIO
, // pullup
233 .gpio71
= GPIO_MODE_GPIO
, // pullup
234 .gpio72
= GPIO_MODE_NATIVE
, // BATLOW - input
235 .gpio73
= GPIO_MODE_NATIVE
, // pullup
236 .gpio74
= GPIO_MODE_NATIVE
, // pullup
237 .gpio75
= GPIO_MODE_NATIVE
, // SML1DATA - EC_SDA2 - i/o
240 static const struct pch_gpio_set3 pch_gpio_set3_direction
= {
241 .gpio64
= GPIO_DIR_OUTPUT
,
242 .gpio65
= GPIO_DIR_OUTPUT
,
243 .gpio66
= GPIO_DIR_OUTPUT
,
244 .gpio67
= GPIO_DIR_OUTPUT
,
245 .gpio68
= GPIO_DIR_INPUT
,
246 .gpio69
= GPIO_DIR_INPUT
,
247 .gpio70
= GPIO_DIR_INPUT
,
248 .gpio71
= GPIO_DIR_INPUT
,
249 .gpio72
= GPIO_DIR_INPUT
,
250 .gpio73
= GPIO_DIR_INPUT
,
251 .gpio74
= GPIO_DIR_INPUT
,
252 .gpio75
= GPIO_DIR_INPUT
,
255 static const struct pch_gpio_set3 pch_gpio_set3_level
= {
256 .gpio64
= GPIO_LEVEL_HIGH
,
257 .gpio65
= GPIO_LEVEL_HIGH
,
258 .gpio66
= GPIO_LEVEL_HIGH
,
259 .gpio67
= GPIO_LEVEL_HIGH
,
260 .gpio68
= GPIO_LEVEL_LOW
,
261 .gpio69
= GPIO_LEVEL_LOW
,
262 .gpio70
= GPIO_LEVEL_LOW
,
263 .gpio71
= GPIO_LEVEL_HIGH
,
264 .gpio72
= GPIO_LEVEL_HIGH
,
265 .gpio73
= GPIO_LEVEL_HIGH
,
266 .gpio74
= GPIO_LEVEL_HIGH
,
267 .gpio75
= GPIO_LEVEL_HIGH
,
270 const struct pch_gpio_map mainboard_gpio_map
= {
272 .mode
= &pch_gpio_set1_mode
,
273 .direction
= &pch_gpio_set1_direction
,
274 .level
= &pch_gpio_set1_level
,
275 .invert
= &pch_gpio_set1_invert
,
276 .blink
= &pch_gpio_set1_blink
,
279 .mode
= &pch_gpio_set2_mode
,
280 .direction
= &pch_gpio_set2_direction
,
281 .level
= &pch_gpio_set2_level
,
284 .mode
= &pch_gpio_set3_mode
,
285 .direction
= &pch_gpio_set3_direction
,
286 .level
= &pch_gpio_set3_level
,