util/docker/doc.coreboot.org: Allow git to work in envs owned by root
[coreboot2.git] / src / mainboard / kontron / 986lcd-m / acpi / ich7_pci_irqs.asl
blob826137fdff82f67478b461578acac827a77d52fa
1 /* SPDX-License-Identifier: GPL-2.0-only */
3 /* This is board specific information: IRQ routing for the
4  * 0:1e.0 PCI bridge of the ICH7
5  */
7 If (PICM) {
8         Return (Package() {
9                 Package() { 0x0000ffff, 0, 0, 16},
11                 Package() { 0x0001ffff, 0, 0, 20},
12                 Package() { 0x0001ffff, 1, 0, 21},
13                 Package() { 0x0001ffff, 2, 0, 22},
14                 Package() { 0x0001ffff, 3, 0, 23},
16                 Package() { 0x0002ffff, 0, 0, 21},
17                 Package() { 0x0002ffff, 1, 0, 22},
18                 Package() { 0x0002ffff, 2, 0, 23},
19                 Package() { 0x0002ffff, 3, 0, 20},
21                 Package() { 0x0003ffff, 0, 0, 22},
22                 Package() { 0x0003ffff, 1, 0, 23},
23                 Package() { 0x0003ffff, 2, 0, 20},
24                 Package() { 0x0003ffff, 3, 0, 21},
26                 Package() { 0x0004ffff, 0, 0, 23},
27                 Package() { 0x0004ffff, 1, 0, 20},
28                 Package() { 0x0004ffff, 2, 0, 21},
29                 Package() { 0x0004ffff, 3, 0, 22},
31                 Package() { 0x0005ffff, 0, 0, 19},
32                 Package() { 0x0005ffff, 1, 0, 18},
33                 Package() { 0x0005ffff, 2, 0, 17},
34                 Package() { 0x0005ffff, 3, 0, 16},
36                 Package() { 0x0006ffff, 0, 0, 18},
37                 Package() { 0x0006ffff, 1, 0, 17},
38                 Package() { 0x0006ffff, 2, 0, 16},
39                 Package() { 0x0006ffff, 3, 0, 19},
41                 Package() { 0x0009ffff, 0, 0, 21},
42                 Package() { 0x0009ffff, 1, 0, 22},
43                 Package() { 0x0009ffff, 2, 0, 23},
44                 Package() { 0x0009ffff, 3, 0, 20},
45         })
46 } Else {
47         Return (Package() {
48                 Package() { 0x0000ffff, 0, \_SB.PCI0.LPCB.LNKA, 0},
50                 Package() { 0x0001ffff, 0, \_SB.PCI0.LPCB.LNKE, 0},
51                 Package() { 0x0001ffff, 1, \_SB.PCI0.LPCB.LNKF, 0},
52                 Package() { 0x0001ffff, 2, \_SB.PCI0.LPCB.LNKG, 0},
53                 Package() { 0x0001ffff, 3, \_SB.PCI0.LPCB.LNKH, 0},
55                 Package() { 0x0002ffff, 0, \_SB.PCI0.LPCB.LNKF, 0},
56                 Package() { 0x0002ffff, 1, \_SB.PCI0.LPCB.LNKG, 0},
57                 Package() { 0x0002ffff, 2, \_SB.PCI0.LPCB.LNKH, 0},
58                 Package() { 0x0002ffff, 3, \_SB.PCI0.LPCB.LNKE, 0},
60                 Package() { 0x0003ffff, 0, \_SB.PCI0.LPCB.LNKG, 0},
61                 Package() { 0x0003ffff, 1, \_SB.PCI0.LPCB.LNKH, 0},
62                 Package() { 0x0003ffff, 2, \_SB.PCI0.LPCB.LNKE, 0},
63                 Package() { 0x0003ffff, 3, \_SB.PCI0.LPCB.LNKF, 0},
65                 Package() { 0x0004ffff, 0, \_SB.PCI0.LPCB.LNKH, 0},
66                 Package() { 0x0004ffff, 1, \_SB.PCI0.LPCB.LNKE, 0},
67                 Package() { 0x0004ffff, 2, \_SB.PCI0.LPCB.LNKF, 0},
68                 Package() { 0x0004ffff, 3, \_SB.PCI0.LPCB.LNKG, 0},
70                 Package() { 0x0005ffff, 0, \_SB.PCI0.LPCB.LNKD, 0},
71                 Package() { 0x0005ffff, 1, \_SB.PCI0.LPCB.LNKC, 0},
72                 Package() { 0x0005ffff, 2, \_SB.PCI0.LPCB.LNKB, 0},
73                 Package() { 0x0005ffff, 3, \_SB.PCI0.LPCB.LNKA, 0},
75                 Package() { 0x0006ffff, 0, \_SB.PCI0.LPCB.LNKC, 0},
76                 Package() { 0x0006ffff, 1, \_SB.PCI0.LPCB.LNKB, 0},
77                 Package() { 0x0006ffff, 2, \_SB.PCI0.LPCB.LNKA, 0},
78                 Package() { 0x0006ffff, 3, \_SB.PCI0.LPCB.LNKD, 0},
80                 Package() { 0x0009ffff, 0, \_SB.PCI0.LPCB.LNKF, 0},
81                 Package() { 0x0009ffff, 1, \_SB.PCI0.LPCB.LNKG, 0},
82                 Package() { 0x0009ffff, 2, \_SB.PCI0.LPCB.LNKH, 0},
83                 Package() { 0x0009ffff, 3, \_SB.PCI0.LPCB.LNKE, 0},
84         })