mb/google/brya: Create rull variant
[coreboot2.git] / src / mainboard / asus / maximus_iv_gene-z / gpio.c
blob54d266ee9f44c932f73ad5abf850974d3bc62480
1 /* SPDX-License-Identifier: GPL-2.0-or-later */
3 #include <southbridge/intel/common/gpio.h>
5 static const struct pch_gpio_set1 pch_gpio_set1_mode = {
6 .gpio0 = GPIO_MODE_GPIO,
7 .gpio1 = GPIO_MODE_GPIO,
8 .gpio6 = GPIO_MODE_GPIO,
9 .gpio7 = GPIO_MODE_GPIO,
10 .gpio8 = GPIO_MODE_GPIO,
11 .gpio11 = GPIO_MODE_GPIO,
12 .gpio13 = GPIO_MODE_GPIO,
13 .gpio15 = GPIO_MODE_GPIO,
14 .gpio16 = GPIO_MODE_GPIO,
15 .gpio17 = GPIO_MODE_GPIO,
16 .gpio22 = GPIO_MODE_GPIO,
17 .gpio24 = GPIO_MODE_GPIO,
18 .gpio27 = GPIO_MODE_GPIO,
19 .gpio28 = GPIO_MODE_GPIO,
20 .gpio29 = GPIO_MODE_GPIO,
21 .gpio31 = GPIO_MODE_GPIO,
24 static const struct pch_gpio_set1 pch_gpio_set1_direction = {
25 .gpio0 = GPIO_DIR_INPUT,
26 .gpio1 = GPIO_DIR_INPUT,
27 .gpio6 = GPIO_DIR_INPUT,
28 .gpio7 = GPIO_DIR_INPUT,
29 .gpio8 = GPIO_DIR_INPUT,
30 .gpio11 = GPIO_DIR_INPUT,
31 .gpio13 = GPIO_DIR_INPUT,
32 .gpio15 = GPIO_DIR_INPUT,
33 .gpio16 = GPIO_DIR_INPUT,
34 .gpio17 = GPIO_DIR_INPUT,
35 .gpio22 = GPIO_DIR_INPUT,
36 .gpio24 = GPIO_DIR_OUTPUT,
37 .gpio27 = GPIO_DIR_INPUT,
38 .gpio28 = GPIO_DIR_OUTPUT,
39 .gpio29 = GPIO_DIR_OUTPUT,
40 .gpio31 = GPIO_DIR_OUTPUT,
43 static const struct pch_gpio_set1 pch_gpio_set1_level = {
44 .gpio24 = GPIO_LEVEL_LOW,
45 .gpio28 = GPIO_LEVEL_LOW,
46 .gpio29 = GPIO_LEVEL_HIGH,
47 .gpio31 = GPIO_LEVEL_HIGH,
50 static const struct pch_gpio_set1 pch_gpio_set1_reset = {
53 static const struct pch_gpio_set1 pch_gpio_set1_invert = {
54 .gpio1 = GPIO_INVERT,
55 .gpio7 = GPIO_INVERT,
56 .gpio8 = GPIO_INVERT,
57 .gpio11 = GPIO_INVERT,
58 .gpio13 = GPIO_INVERT,
59 .gpio15 = GPIO_INVERT,
62 static const struct pch_gpio_set1 pch_gpio_set1_blink = {
65 static const struct pch_gpio_set2 pch_gpio_set2_mode = {
66 .gpio32 = GPIO_MODE_GPIO,
67 .gpio33 = GPIO_MODE_GPIO,
68 .gpio34 = GPIO_MODE_GPIO,
69 .gpio38 = GPIO_MODE_GPIO,
70 .gpio39 = GPIO_MODE_GPIO,
71 .gpio48 = GPIO_MODE_GPIO,
72 .gpio49 = GPIO_MODE_GPIO,
73 .gpio57 = GPIO_MODE_GPIO,
76 static const struct pch_gpio_set2 pch_gpio_set2_direction = {
77 .gpio32 = GPIO_DIR_OUTPUT,
78 .gpio33 = GPIO_DIR_OUTPUT,
79 .gpio34 = GPIO_DIR_INPUT,
80 .gpio38 = GPIO_DIR_INPUT,
81 .gpio39 = GPIO_DIR_INPUT,
82 .gpio48 = GPIO_DIR_OUTPUT,
83 .gpio49 = GPIO_DIR_INPUT,
84 .gpio57 = GPIO_DIR_INPUT,
87 static const struct pch_gpio_set2 pch_gpio_set2_level = {
88 .gpio32 = GPIO_LEVEL_HIGH,
89 .gpio33 = GPIO_LEVEL_HIGH,
90 .gpio48 = GPIO_LEVEL_LOW,
93 static const struct pch_gpio_set2 pch_gpio_set2_reset = {
96 static const struct pch_gpio_set3 pch_gpio_set3_mode = {
97 .gpio68 = GPIO_MODE_GPIO,
98 .gpio69 = GPIO_MODE_GPIO,
99 .gpio72 = GPIO_MODE_GPIO,
102 static const struct pch_gpio_set3 pch_gpio_set3_direction = {
103 .gpio68 = GPIO_DIR_INPUT,
104 .gpio69 = GPIO_DIR_INPUT,
105 .gpio72 = GPIO_DIR_INPUT,
108 static const struct pch_gpio_set3 pch_gpio_set3_level = {
111 static const struct pch_gpio_set3 pch_gpio_set3_reset = {
114 const struct pch_gpio_map mainboard_gpio_map = {
115 .set1 = {
116 .mode = &pch_gpio_set1_mode,
117 .direction = &pch_gpio_set1_direction,
118 .level = &pch_gpio_set1_level,
119 .blink = &pch_gpio_set1_blink,
120 .invert = &pch_gpio_set1_invert,
121 .reset = &pch_gpio_set1_reset,
123 .set2 = {
124 .mode = &pch_gpio_set2_mode,
125 .direction = &pch_gpio_set2_direction,
126 .level = &pch_gpio_set2_level,
127 .reset = &pch_gpio_set2_reset,
129 .set3 = {
130 .mode = &pch_gpio_set3_mode,
131 .direction = &pch_gpio_set3_direction,
132 .level = &pch_gpio_set3_level,
133 .reset = &pch_gpio_set3_reset,