1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <mainboard/google/cyan/irqroute.h>
6 /* South East Community */
7 static const struct soc_gpio_map gpse_gpio_map
[] = {
8 Native_M1
,/* MF_PLT_CLK0 */
10 GPIO_INPUT_NO_PULL
, /* 02 MF_PLT_CLK1, RAMID2 */
11 GPIO_NC
, /* 03 MF_PLT_CLK4 */
12 GPIO_NC
, /* 04 MF_PLT_CLK3 */
13 GPIO_NC
, /* PWM0 05 */
14 GPIO_NC
, /* 06 MF_PLT_CLK5 */
15 GPIO_NC
, /* 07 MF_PLT_CLK2 */
16 GPIO_NC
, /* 15 SDMMC2_D3_CD_B */
17 Native_M1
, /* 16 SDMMC1_CLK */
18 NATIVE_PU20K(1), /* 17 SDMMC1_D0 */
19 GPIO_NC
, /* 18 SDMMC2_D1 */
20 GPIO_NC
, /* 19 SDMMC2_CLK */
21 NATIVE_PU20K(1),/* 20 SDMMC1_D2 */
22 GPIO_NC
, /* 21 SDMMC2_D2 */
23 GPIO_NC
, /* 22 SDMMC2_CMD */
24 NATIVE_PU20K(1), /* 23 SDMMC1_CMD */
25 NATIVE_PU20K(1), /* 24 SDMMC1_D1 */
26 GPIO_NC
, /* 25 SDMMC2_D0 */
27 NATIVE_PU20K(1), /* 26 SDMMC1_D3_CD_B */
28 NATIVE_PU20K(1), /* 30 SDMMC3_D1 */
29 Native_M1
, /* 31 SDMMC3_CLK */
30 NATIVE_PU20K(1), /* 32 SDMMC3_D3 */
31 NATIVE_PU20K(1), /* 33 SDMMC3_D2 */
32 NATIVE_PU20K(1), /* 34 SDMMC3_CMD */
33 NATIVE_PU20K(1), /* 35 SDMMC3_D0 */
34 NATIVE_PU20K(1), /* 45 MF_LPC_AD2 */
35 Native_M1
, /* 46 LPC_CLKRUNB */
36 NATIVE_PU20K(1), /* 47 MF_LPC_AD0 */
37 Native_M1
, /* 48 LPC_FRAMEB */
38 Native_M1
, /* 49 MF_LPC_CLKOUT1 */
39 NATIVE_PU20K(1), /* 50 MF_LPC_AD3 */
40 Native_M1
, /* 51 MF_LPC_CLKOUT0 */
41 NATIVE_PU20K(1), /* 52 MF_LPC_AD1 */
42 Native_M1
,/* SPI1_MISO */
43 Native_M1
, /* 61 SPI1_CS0_B */
44 Native_M1
, /* SPI1_CLK */
45 NATIVE_PU20K(1), /* 63 MMC1_D6 */
46 Native_M1
, /* 62 SPI1_MOSI */
47 NATIVE_PU20K(1), /* 65 MMC1_D5 */
48 GPIO_NC
, /* SPI1_CS1_B 66 */
49 NATIVE_PU20K(1), /* 67 MMC1_D4_SD_WE */
50 NATIVE_PU20K(1), /* 68 MMC1_D7 */
51 GPIO_NC
, /* 69 MMC1_RCLK */
52 Native_M1
, /* 75 GPO USB_OC1_B */
53 Native_M1
, /* 76 PMU_RESETBUTTON_B */
54 GPIO_NC
, /* GPIO_ALERT 77 */
55 Native_M1
, /* 78 SDMMC3_PWR_EN_B */
56 GPIO_NC
, /* 79 GPI ILB_SERIRQ */
57 Native_M1
, /* 80 USB_OC0_B */
58 NATIVE_INT_PU20K(1, L1
), /* 81 SDMMC3_CD_B */
59 GPIO_NC
, /* 82 spkr assumed gpio number */
60 Native_M1
, /* 83 SUSPWRDNACK */
61 SPARE_PIN
,/* 84 spare pin */
62 Native_M1
, /* 85 SDMMC3_1P8_EN */
66 /* South West Community */
67 static const struct soc_gpio_map gpsw_gpio_map
[] = {
68 GPIO_NC
, /* 00 FST_SPI_D2 */
69 Native_M1
, /* 01 FST_SPI_D0 */
70 Native_M1
, /* 02 FST_SPI_CLK */
71 GPIO_NC
, /* 03 FST_SPI_D3 */
72 GPIO_NC
, /* GPO FST_SPI_CS1_B */
73 Native_M1
, /* 05 FST_SPI_D1 */
74 Native_M1
, /* 06 FST_SPI_CS0_B */
75 GPIO_INPUT_NO_PULL
, /* 07 FST_SPI_CS2_B */
76 GPIO_NC
, /* 15 UART1_RTS_B */
77 Native_M2
, /* 16 UART1_RXD */
78 GPIO_NC
, /* 17 UART2_RXD */
79 GPIO_NC
, /* 18 UART1_CTS_B */
80 GPIO_NC
, /* 19 UART2_RTS_B */
81 Native_M2
, /* 20 UART1_TXD */
82 GPIO_NC
, /* 21 UART2_TXD */
83 GPIO_NC
, /* 22 UART2_CTS_B */
84 GPIO_NC
, /* 30 MF_HDA_CLK */
85 GPIO_NC
, /* 31 GPIO_SW31/MF_HDA_RSTB */
86 GPIO_NC
, /* 32 GPIO_SW32 /MF_HDA_SDI0 */
87 GPIO_NC
, /* 33 MF_HDA_SDO */
88 GPI(trig_edge_both
, L3
, P_1K_H
, non_maskable
, en_edge_detect
, NA
, NA
),
89 /* 34 MF_HDA_DOCKRSTB */
90 GPIO_NC
, /* 35 MF_HDA_SYNC */
91 GPIO_NC
, /* 36 GPIO_SW36 MF_HDA_SDI1 */
92 GPIO_NC
, /* 37 MF_HDA_DOCKENB */
93 NATIVE_PU1K_CSEN_INVTX(1), /* 45 I2C5_SDA */
94 NATIVE_PU1K_CSEN_INVTX(1), /* 46 I2C4_SDA */
95 NATIVE_PU1K_CSEN_INVTX(1), /* 47 I2C6_SDA */
96 NATIVE_PU1K_CSEN_INVTX(1), /* 48 I2C5_SCL */
97 GPIO_NC
, /* 49 I2C_NFC_SDA */
98 NATIVE_PU1K_CSEN_INVTX(1), /* 50 I2C4_SCL */
99 NATIVE_PU1K_CSEN_INVTX(1), /* 51 I2C6_SCL */
100 GPIO_NC
, /* 52 I2C_NFC_SCL */
101 NATIVE_PU1K_CSEN_INVTX(1), /* 60 I2C1_SDA */
102 NATIVE_PU1K_CSEN_INVTX(1), /* 61 I2C0_SDA */
103 NATIVE_PU1K_CSEN_INVTX(1), /* 62 I2C2_SDA */
104 NATIVE_PU1K_CSEN_INVTX(1), /* 63 I2C1_SCL */
105 GPIO_INPUT_NO_PULL
, /* 64 I2C3_SDA RAMID3*/
106 NATIVE_PU1K_CSEN_INVTX(1), /* 65 I2C0_SCL */
107 NATIVE_PU1K_CSEN_INVTX(1), /* 66 I2C2_SCL */
108 GPIO_INPUT_NO_PULL
,/* 67 I2C3_SCL,RAMID1 */
109 GPIO_OUT_HIGH
, /* 75 SATA_GP0 */
110 GPIO_NC
, /* 76 GPI SATA_GP1 */
111 GPIO_INPUT_PU_20K
, /* 77 SATA_LEDN */
112 GPIO_NC
, /* 78 SATA_GP2 */
113 Native_M1
, /* 79 NFC_DEV_WAKE, MF_SMB_CLK */
114 GPIO_INPUT_NO_PULL
, /* 80 SATA_GP3,RAMID0 */
115 Native_M1
, /* 81 NFC_DEV_WAKE, MF_SMB_CLK */
116 Native_M1
, /* 82 NFC_FW_DOWNLOAD, MF_SMB_DATA */
117 /* Per DE request, change PCIE_CLKREQ0123B to GPIO_INPUT */
118 GPIO_NC
, /* 90 PCIE_CLKREQ0B */
119 GPIO_NC
, /* 91 GPI PCIE_CLKREQ1B/LTE_WAKE# */
120 Native_M1
, /* 92 GP_SSP_2_CLK */
121 NATIVE_PU20K(1), /* 93 PCIE_CLKREQ2B/PCIE_CLKREQ_WLAN# */
122 Native_M1
, /* 94 GP_SSP_2_RXD */
123 GPI(trig_edge_both
, L1
, P_5K_H
, 0, en_edge_detect
, NA
, NA
),
124 /* 95 PCIE_CLKREQ3B/AUDIO_CODEC_IRQ */
125 Native_M1
, /* 96 GP_SSP_2_FS */
126 NATIVE_FUNC(1, 0, inv_tx_enable
), /* 97 GP_SSP_2f_TXD */
130 /* North Community */
131 static const struct soc_gpio_map gpn_gpio_map
[] = {
132 GPIO_NC
, /* 00 GPIO_DFX0 */
133 GPIO_NC
, /* 01 GPIO_DFX3 */
134 GPIO_NC
, /* 02 GPIO_DFX7 */
135 GPIO_NC
, /* 03 GPIO_DFX1 */
136 GPIO_NC
, /* 04 GPIO_DFX5 */
137 GPIO_NC
, /* 05 GPIO_DFX4 */
138 GPIO_NC
, /* 06 GPIO_DFX8 */
139 GPIO_NC
, /* 07 GPIO_DFX2 */
140 GPIO_NC
, /* 08 GPIO_DFX6 */
141 GPI(trig_edge_low
, L8
, NA
, non_maskable
, en_edge_rx_data
,
142 UNMASK_WAKE
, SCI
), /* 15 GPIO_SUS0 */
143 GPO_FUNC(NA
, NA
), /* 16 SEC_GPIO_SUS10 */
144 GPI(trig_edge_low
, L0
, P_1K_H
, non_maskable
, NA
, NA
, NA
),
146 GPI(trig_level_low
, L1
, P_1K_H
, non_maskable
, NA
, UNMASK_WAKE
, NA
),
148 GPI(trig_level_low
, L3
, P_1K_H
, non_maskable
, NA
, UNMASK_WAKE
, NA
),
150 GPIO_NC
, /* 20 GPIO_SUS5 */
151 GPIO_INPUT_NO_PULL
, /* 21 SEC_GPIO_SUS11 */
152 GPIO_NC
, /* 22 GPIO_SUS4 */
154 /* 23 SEC_GPIO_SUS8 */
155 Native_M6
, /* 24 GPIO_SUS2 */
156 GPIO_INPUT_PU_5K
,/* 25 GPIO_SUS6 */
157 Native_M1
, /* 26 CX_PREQ_B */
158 GPIO_NC
, /* 27 SEC_GPIO_SUS9 */
159 Native_M1
, /* 30 TRST_B */
160 Native_M1
, /* 31 TCK */
161 GPIO_SKIP
, /* 32 PROCHOT_B */
162 GPIO_SKIP
, /* 33 SVID0_DATA */
163 Native_M1
, /* 34 TMS */
164 GPIO_NC
, /* 35 CX_PRDY_B_2 */
165 GPIO_NC
, /* 36 TDO_2 */
166 Native_M1
, /* 37 CX_PRDY_B */
167 GPIO_SKIP
, /* 38 SVID0_ALERT_B */
168 Native_M1
, /* 39 TDO */
169 GPIO_SKIP
, /* 40 SVID0_CLK */
170 Native_M1
, /* 41 TDI */
171 Native_M2
, /* 45 GP_CAMERASB05 */
172 Native_M2
, /* 46 GP_CAMERASB02 */
173 Native_M2
, /* 47 GP_CAMERASB08 */
174 Native_M2
, /* 48 GP_CAMERASB00 */
175 Native_M2
, /* 49 GP_CAMERASBO6 */
176 GPIO_NC
, /* 50 GP_CAMERASB10 */
177 Native_M2
, /* 51 GP_CAMERASB03 */
178 GPIO_NC
, /* 52 GP_CAMERASB09 */
179 Native_M2
, /* 53 GP_CAMERASB01 */
180 Native_M2
, /* 54 GP_CAMERASB07 */
181 GPIO_NC
, /* 55 GP_CAMERASB11 */
182 Native_M2
, /* 56 GP_CAMERASB04 */
183 GPIO_NC
, /* 60 PANEL0_BKLTEN */
184 GPIO_NC
, /* 61 HV_DDI0_HPD */
185 NATIVE_PU1K_M1
, /* 62 HV_DDI2_DDC_SDA */
186 Native_M1
, /* 63 PANEL1_BKLTCTL */
187 NATIVE_TX_RX_EN
, /* 64 HV_DDI1_HPD */
188 GPIO_NC
, /* 65 PANEL0_BKLTCTL */
189 GPIO_NC
, /* 66 HV_DDI0_DDC_SDA */
190 NATIVE_PU1K_M1
, /* 67 HV_DDI2_DDC_SCL */
191 NATIVE_TX_RX_EN
, /* 68 HV_DDI2_HPD */
192 Native_M1
, /* 69 PANEL1_VDDEN */
193 Native_M1
, /* 70 PANEL1_BKLTEN */
194 GPIO_NC
, /* 71 HV_DDI0_DDC_SCL */
195 GPIO_NC
, /* 72 PANEL0_VDDEN */
200 static const struct soc_gpio_map gpe_gpio_map
[] = {
201 Native_M1
, /* 00 PMU_SLP_S3_B */
202 GPIO_NC
, /* 01 PMU_BATLOW_B */
203 Native_M1
, /* 02 SUS_STAT_B */
204 Native_M1
, /* 03 PMU_SLP_S0IX_B */
205 Native_M1
, /* 04 PMU_AC_PRESENT */
206 Native_M1
, /* 05 PMU_PLTRST_B */
207 Native_M1
, /* 06 PMU_SUSCLK */
208 GPIO_NC
, /* 07 PMU_SLP_LAN_B */
209 Native_M1
, /* 08 PMU_PWRBTN_B */
210 Native_M1
, /* 09 PMU_SLP_S4_B */
211 NATIVE_FUNC(M1
, P_1K_H
, NA
), /* 10 PMU_WAKE_B */
212 GPIO_NC
, /* 11 PMU_WAKE_LAN_B */
213 GPIO_NC
, /* 15 MF_GPIO_3 */
214 GPIO_NC
, /* 16 MF_GPIO_7 */
215 GPIO_NC
, /* 17 MF_I2C1_SCL */
216 GPIO_NC
, /* 18 MF_GPIO_1 */
217 GPIO_NC
, /* 19 MF_GPIO_5 */
218 GPIO_NC
, /* 20 MF_GPIO_9 */
219 GPIO_NC
, /* 21 MF_GPIO_0 */
220 GPIO_INPUT_PU_20K
, /* 22 MF_GPIO_4 */
221 GPIO_NC
, /* 23 MF_GPIO_8 */
222 GPIO_NC
, /* 24 MF_GPIO_2 */
223 GPIO_NC
, /* 25 MF_GPIO_6 */
224 GPIO_NC
, /* 26 MF_I2C1_SDA */
228 static struct soc_gpio_config gpio_config
= {
230 .north
= gpn_gpio_map
,
231 .southeast
= gpse_gpio_map
,
232 .southwest
= gpsw_gpio_map
,
236 struct soc_gpio_config
*mainboard_get_gpios(void)