1 /* SPDX-License-Identifier: GPL-2.0-only */
3 #include <mainboard/gpio.h>
6 static const struct pad_config gpio_table
[] = {
7 /* ------- GPIO Group GPD ------- */
8 PAD_CFG_NF(GPD0
, UP_20K
, PWROK
, NF1
), // PM_BATLOW#
9 PAD_CFG_NF(GPD1
, NATIVE
, PWROK
, NF1
), // AC_PRESENT
10 PAD_CFG_NF(GPD2
, NATIVE
, PWROK
, NF1
), // LAN_WAKEUP#
11 PAD_CFG_NF(GPD3
, UP_20K
, PWROK
, NF1
), // PWR_BTN#
12 PAD_CFG_NF(GPD4
, NONE
, PWROK
, NF1
), // SUSB#_PCH
13 PAD_CFG_NF(GPD5
, NONE
, PWROK
, NF1
), // SUSC#_PCH
14 PAD_CFG_NF(GPD6
, NONE
, PWROK
, NF1
), // SLP_A#
16 PAD_CFG_NF(GPD8
, NONE
, PWROK
, NF1
), // Not documented
17 PAD_CFG_GPO(GPD9
, 0, PWROK
), // SLP_WLAN#
18 PAD_CFG_NF(GPD10
, NONE
, PWROK
, NF1
), // SLP_S5#
21 /* ------- GPIO Group GPP_A ------- */
22 PAD_CFG_NF(GPP_A0
, UP_20K
, DEEP
, NF1
), // ESPI_IO0_EC
23 PAD_CFG_NF(GPP_A1
, UP_20K
, DEEP
, NF1
), // ESPI_IO1_EC
24 PAD_CFG_NF(GPP_A2
, UP_20K
, DEEP
, NF1
), // ESPI_IO2_EC
25 PAD_CFG_NF(GPP_A3
, UP_20K
, DEEP
, NF1
), // ESPI_IO3_EC
26 PAD_CFG_NF(GPP_A4
, UP_20K
, DEEP
, NF1
), // ESPI_CS_EC#
27 PAD_CFG_NF(GPP_A5
, UP_20K
, DEEP
, NF1
), // ESPI_ALRT0#
30 PAD_CFG_GPO(GPP_A8
, 1, PLTRST
), // SATA_PWR_EN
31 PAD_CFG_NF(GPP_A9
, DN_20K
, DEEP
, NF1
), // ESPI_CLK_EC
32 PAD_CFG_NF(GPP_A10
, NONE
, DEEP
, NF1
), // ESPI_RESET_N
33 PAD_NC(GPP_A11
, NONE
),
34 PAD_NC(GPP_A12
, NONE
),
35 PAD_CFG_GPO(GPP_A13
, 1, PLTRST
), // BT_EN
36 // GPP_A14 (DGPU_PWR_EN) configured in bootblock
37 PAD_CFG_NF(GPP_A15
, NONE
, DEEP
, NF2
), // MDP_B_HPD
38 PAD_NC(GPP_A16
, NONE
), // USB_OC3#
39 PAD_CFG_GPI_INT(GPP_A17
, NONE
, PLTRST
, LEVEL
), // TP_ATTN#
40 PAD_CFG_NF(GPP_A18
, NONE
, DEEP
, NF1
), // HDMI_HPD
41 PAD_CFG_GPI(GPP_A19
, NONE
, DEEP
), // DGPU_PWRGD_R
42 PAD_CFG_GPO(GPP_A20
, 0, DEEP
), // PEX_WAKE#
43 PAD_NC(GPP_A21
, NONE
),
44 PAD_NC(GPP_A22
, NONE
),
45 PAD_NC(GPP_A23
, NONE
),
47 /* ------- GPIO Group GPP_B ------- */
48 PAD_CFG_NF(GPP_B0
, NONE
, DEEP
, NF1
), // VCCIN_AUX_VID0
49 PAD_CFG_NF(GPP_B1
, NONE
, DEEP
, NF1
), // VCCIN_AUX_VID1
50 // GPP_B2 (DGPU_RST#_PCH) configured in bootblock
51 PAD_CFG_GPI(GPP_B3
, NONE
, DEEP
), // SCI#
52 PAD_CFG_GPI(GPP_B4
, NONE
, DEEP
), // SWI#
59 PAD_NC(GPP_B11
, NONE
),
60 PAD_CFG_NF(GPP_B12
, NONE
, DEEP
, NF1
), // SLP_S0#
61 PAD_CFG_NF(GPP_B13
, NONE
, DEEP
, NF1
), // BUF_PLT_RST#
62 PAD_NC(GPP_B14
, NONE
), // TOP SWAP OVERRIDE strap
63 PAD_NC(GPP_B15
, NONE
),
64 PAD_NC(GPP_B16
, NONE
),
65 PAD_NC(GPP_B17
, NONE
),
66 PAD_NC(GPP_B18
, NONE
), // NO REBOOT strap
71 PAD_NC(GPP_B23
, NONE
), // CPUNSSC CLOCK FREQ strap
73 /* ------- GPIO Group GPP_C ------- */
74 PAD_CFG_NF(GPP_C0
, NONE
, DEEP
, NF1
), // SMB_CLK
75 PAD_CFG_NF(GPP_C1
, NONE
, DEEP
, NF1
), // SMB_DATA
76 PAD_CFG_GPO(GPP_C2
, 1, PLTRST
), // M2_PWR_EN2
79 PAD_NC(GPP_C5
, NONE
), // TLS CONFIDENTIALITY strap
99 /* ------- GPIO Group GPP_D ------- */
100 PAD_CFG_GPO(GPP_D0
, 1, DEEP
), // SB_BLON
101 PAD_CFG_GPI(GPP_D1
, NONE
, DEEP
), // SB_KBCRST#
102 PAD_NC(GPP_D2
, NONE
),
103 PAD_NC(GPP_D3
, NONE
),
104 PAD_CFG_GPI(GPP_D4
, NONE
, DEEP
), // GPIO_LAN_EN
105 // GPP_D5 (SSD0_CLKREQ#) configured by FSP
106 // GPP_D6 (SSD1_CLKREQ#) configured by FSP
107 // GPP_D7 (WLAN_CLKREQ#) configured by FSP
108 // GPP_D8 (GPU_PCIE_CLKREQ#) configured by FSP
109 PAD_NC(GPP_D9
, NONE
),
110 PAD_NC(GPP_D10
, NONE
),
111 PAD_CFG_NF(GPP_D11
, NATIVE
, DEEP
, NF2
), // I_MDP_CLK
112 PAD_CFG_NF(GPP_D12
, NATIVE
, DEEP
, NF2
), // I_MDP_DATA
113 PAD_NC(GPP_D13
, NONE
),
114 PAD_CFG_GPO(GPP_D14
, 1, PLTRST
), // M2_PWR_EN1
115 PAD_CFG_GPO(GPP_D15
, 0, DEEP
), // LANRTD3_WAKE#
116 PAD_CFG_GPO(GPP_D16
, 1, PLTRST
), // LAN_RTD3_EN#
117 PAD_NC(GPP_D17
, NONE
),
118 PAD_NC(GPP_D18
, NONE
),
119 PAD_NC(GPP_D19
, NONE
),
121 /* ------- GPIO Group GPP_E ------- */
122 PAD_CFG_GPI(GPP_E0
, NONE
, DEEP
), // CNVI_WAKE#
123 _PAD_CFG_STRUCT(GPP_E1
, 0x40100100, 0x3000), // TPM_PIRQ#
124 PAD_NC(GPP_E2
, NONE
), // BOARD_ID2
125 PAD_CFG_GPO(GPP_E3
, 1, PLTRST
), // PCH_WLAN_EN
126 PAD_NC(GPP_E4
, NONE
),
127 PAD_NC(GPP_E5
, NONE
),
128 PAD_NC(GPP_E6
, NONE
), // JTAG ODT DISABLE strap
129 PAD_CFG_GPI(GPP_E7
, NONE
, DEEP
), // SMI#
130 PAD_CFG_GPO(GPP_E8
, 0, DEEP
), // SLP_DRAM#
131 PAD_NC(GPP_E9
, NONE
), // USB_OC0#
132 PAD_CFG_GPO(GPP_E10
, 0, DEEP
), // KBLED_DET
133 PAD_NC(GPP_E11
, NONE
), // BOARD_ID1
134 PAD_NC(GPP_E12
, NONE
),
135 PAD_NC(GPP_E13
, NONE
), // BOARD_ID4
136 PAD_CFG_NF(GPP_E14
, NONE
, DEEP
, NF1
),
137 PAD_CFG_GPO(GPP_E15
, 0, DEEP
),
138 PAD_CFG_GPO(GPP_E16
, 0, DEEP
),
139 PAD_NC(GPP_E17
, NONE
), // BOARD_ID3
140 PAD_NC(GPP_E18
, NONE
),
141 PAD_NC(GPP_E19
, NONE
), // strap
142 PAD_NC(GPP_E20
, NONE
),
143 PAD_NC(GPP_E21
, NONE
), // strap
144 PAD_NC(GPP_E22
, NONE
),
145 PAD_NC(GPP_E23
, NONE
),
147 /* ------- GPIO Group GPP_F ------- */
148 PAD_CFG_NF(GPP_F0
, NONE
, DEEP
, NF1
), // CNVI_BRI_DT
149 PAD_CFG_NF(GPP_F1
, UP_20K
, DEEP
, NF1
), // CNVI_BRI_RSP
150 PAD_CFG_NF(GPP_F2
, NONE
, DEEP
, NF1
), // CNVI_RGI_DT
151 PAD_CFG_NF(GPP_F3
, UP_20K
, DEEP
, NF1
), // CNVI_RGI_RSP
152 PAD_CFG_NF(GPP_F4
, NONE
, DEEP
, NF1
), // CNVI_RST#
153 // GPP_F5 (CNVI_CLKREQ) configured by FSP
154 PAD_CFG_NF(GPP_F6
, NONE
, DEEP
, NF1
), // CNVI_GNSS_PA_BLANKING
155 PAD_NC(GPP_F7
, NONE
), // MCRO LDO BYPASS strap
157 PAD_NC(GPP_F9
, NONE
),
158 PAD_CFG_GPO(GPP_F10
, 0, DEEP
), // PCIE_GLAN_RST#
159 PAD_NC(GPP_F11
, NONE
),
160 PAD_CFG_GPI(GPP_F12
, NONE
, PLTRST
), // GPIO4_GC6_NVVDD_EN_R
161 PAD_CFG_GPI(GPP_F13
, NONE
, PLTRST
), // GC6_FB_EN_PCH
162 PAD_NC(GPP_F14
, NONE
), // LIGHT_KB_DET#
163 PAD_NC(GPP_F15
, NONE
),
164 PAD_CFG_GPO(GPP_F16
, 0, DEEP
), // GPU_EVENT#
165 PAD_NC(GPP_F17
, NONE
),
166 PAD_CFG_GPO(GPP_F18
, 0, DEEP
), // DGPU_OVRM
167 // GPP_F19 (GLAN_CLKREQ#) configured by FSP
168 PAD_CFG_GPO(GPP_F20
, 1, PLTRST
), // M.2_PLT_RST_CNTRL1#
169 PAD_NC(GPP_F21
, NONE
),
170 PAD_CFG_NF(GPP_F22
, NONE
, DEEP
, NF1
), // VNN_CTRL
171 PAD_CFG_NF(GPP_F23
, NONE
, DEEP
, NF1
), // V1P05_CTRL
173 /* ------- GPIO Group GPP_H ------- */
174 PAD_NC(GPP_H0
, NONE
),
175 PAD_CFG_GPO(GPP_H1
, 0, DEEP
), // M.2_PLT_RST_CNTRL2#
176 PAD_CFG_GPO(GPP_H2
, 0, DEEP
), // M.2_PLT_RST_CNTRL3#
177 PAD_CFG_GPI(GPP_H3
, NONE
, DEEP
), // TPM_DET
178 PAD_CFG_NF(GPP_H4
, NONE
, DEEP
, NF1
), // I2C_SDA_TP
179 PAD_CFG_NF(GPP_H5
, NONE
, DEEP
, NF1
), // I2C_SCL_TP
180 PAD_NC(GPP_H6
, NONE
),
181 PAD_NC(GPP_H7
, NONE
),
182 PAD_CFG_GPO(GPP_H8
, 0, DEEP
), // CNVI_MFUART2_RXD
183 PAD_CFG_GPO(GPP_H9
, 0, DEEP
), // CNVI_MFUART2_TXD
184 // GPP_H10 (UART0_RX) configured in bootblock
185 // GPP_H11 (UART0_TX) configured in bootblock
186 PAD_NC(GPP_H12
, NONE
),
187 _PAD_CFG_STRUCT(GPP_H13
, 0x04001500, 0x0000), // DEVSLP1
189 PAD_CFG_NF(GPP_H15
, NONE
, DEEP
, NF1
), // HDMI_CTRLCLK
191 PAD_CFG_NF(GPP_H17
, NONE
, DEEP
, NF1
), // HDMI_CTRLDATA
192 PAD_CFG_NF(GPP_H18
, NONE
, DEEP
, NF1
), // CPU_C10_GATE#
193 PAD_NC(GPP_H19
, NONE
),
194 PAD_NC(GPP_H20
, NONE
),
195 PAD_NC(GPP_H21
, NONE
),
196 PAD_NC(GPP_H22
, NONE
),
197 // GPP_H23 (CARD_CLKREQ#) configured by FSP
199 /* ------- GPIO Group GPP_R ------- */
200 PAD_CFG_NF(GPP_R0
, NONE
, DEEP
, NF1
), // HDA_BITCLK
201 PAD_CFG_NF(GPP_R1
, NATIVE
, DEEP
, NF1
), // HDA_SYNC
202 PAD_CFG_NF(GPP_R2
, NATIVE
, DEEP
, NF1
), // HDA_SDOUT / ME_WE
203 PAD_CFG_NF(GPP_R3
, NATIVE
, DEEP
, NF1
), // HDA_SDIN0
204 PAD_CFG_NF(GPP_R4
, NONE
, DEEP
, NF1
), // AZ_RST#_R
205 PAD_NC(GPP_R5
, NONE
),
206 PAD_NC(GPP_R6
, NONE
),
207 PAD_NC(GPP_R7
, NONE
),
209 /* ------- GPIO Group GPP_S ------- */
210 PAD_NC(GPP_S0
, NONE
),
211 PAD_NC(GPP_S1
, NONE
),
212 PAD_NC(GPP_S2
, NONE
),
213 PAD_NC(GPP_S3
, NONE
),
214 PAD_NC(GPP_S4
, NONE
),
215 PAD_NC(GPP_S5
, NONE
),
216 PAD_NC(GPP_S6
, NONE
),
217 PAD_NC(GPP_S7
, NONE
),
219 /* ------- GPIO Group GPP_T ------- */
220 PAD_NC(GPP_T2
, NONE
),
221 PAD_NC(GPP_T3
, NONE
),
224 void mainboard_configure_gpios(void)
226 gpio_configure_pads(gpio_table
, ARRAY_SIZE(gpio_table
));