1 # SPDX-License-Identifier: GPL-2.0
3 mpic-msi-obj-
$(CONFIG_PCI_MSI
) += mpic_msi.o mpic_u3msi.o
4 obj-
$(CONFIG_MPIC
) += mpic.o
$(mpic-msi-obj-y
)
5 obj-
$(CONFIG_MPIC_TIMER
) += mpic_timer.o
6 obj-
$(CONFIG_FSL_MPIC_TIMER_WAKEUP
) += fsl_mpic_timer_wakeup.o
7 mpic-msgr-obj-
$(CONFIG_MPIC_MSGR
) += mpic_msgr.o
8 obj-
$(CONFIG_MPIC
) += mpic.o
$(mpic-msi-obj-y
) $(mpic-msgr-obj-y
)
9 obj-
$(CONFIG_PPC_EPAPR_HV_PIC
) += ehv_pic.o
10 fsl-msi-obj-
$(CONFIG_PCI_MSI
) += fsl_msi.o
11 obj-
$(CONFIG_PPC_MSI_BITMAP
) += msi_bitmap.o
13 obj-
$(CONFIG_PPC_MPC106
) += grackle.o
14 obj-
$(CONFIG_PPC_DCR_NATIVE
) += dcr-low.o
15 obj-
$(CONFIG_PPC_PMI
) += pmi.o
16 obj-
$(CONFIG_U3_DART
) += dart_iommu.o
17 obj-
$(CONFIG_MMIO_NVRAM
) += mmio_nvram.o
18 obj-
$(CONFIG_FSL_SOC
) += fsl_soc.o fsl_mpic_err.o
19 obj-
$(CONFIG_FSL_PCI
) += fsl_pci.o
$(fsl-msi-obj-y
)
20 obj-
$(CONFIG_FSL_PMC
) += fsl_pmc.o
21 obj-
$(CONFIG_FSL_CORENET_RCPM
) += fsl_rcpm.o
22 obj-
$(CONFIG_FSL_LBC
) += fsl_lbc.o
23 obj-
$(CONFIG_FSL_GTM
) += fsl_gtm.o
24 obj-
$(CONFIG_FSL_RIO
) += fsl_rio.o fsl_rmu.o
25 obj-
$(CONFIG_TSI108_BRIDGE
) += tsi108_pci.o tsi108_dev.o
26 obj-
$(CONFIG_RTC_DRV_CMOS
) += rtc_cmos_setup.o
28 obj-
$(CONFIG_PPC_INDIRECT_PCI
) += indirect_pci.o
29 obj-
$(CONFIG_PPC_I8259
) += i8259.o
30 obj-
$(CONFIG_IPIC
) += ipic.o
31 obj-
$(CONFIG_OF_RTC
) += of_rtc.o
33 obj-
$(CONFIG_CPM
) += cpm_common.o
34 obj-
$(CONFIG_CPM2
) += cpm2.o cpm2_pic.o cpm_gpio.o
35 obj-
$(CONFIG_8xx_GPIO
) += cpm_gpio.o
36 obj-
$(CONFIG_QUICC_ENGINE
) += cpm_common.o
37 obj-
$(CONFIG_PPC_DCR
) += dcr.o
39 obj-
$(CONFIG_PPC_MPC512x
) += mpc5xxx_clocks.o
40 obj-
$(CONFIG_PPC_MPC52xx
) += mpc5xxx_clocks.o
43 obj-
$(CONFIG_PPC_BOOK3S_32
) += 6xx-suspend.o
46 obj-
$(CONFIG_PPC_EARLY_DEBUG_MEMCONS
) += udbg_memcons.o
48 obj-
$(CONFIG_PPC_XICS
) += xics
/
49 obj-
$(CONFIG_PPC_XIVE
) += xive
/
51 obj-
$(CONFIG_GE_FPGA
) += ge
/