1 /* SPDX-License-Identifier: GPL-2.0
3 * Copyright 2016-2018 HabanaLabs, Ltd.
8 /************************************
9 ** This is an auto-generated file **
10 ** DO NOT EDIT BELOW **
11 ************************************/
13 #ifndef ASIC_REG_TPC2_QM_REGS_H_
14 #define ASIC_REG_TPC2_QM_REGS_H_
17 *****************************************
18 * TPC2_QM (Prototype: QMAN)
19 *****************************************
22 #define mmTPC2_QM_GLBL_CFG0 0xE88000
24 #define mmTPC2_QM_GLBL_CFG1 0xE88004
26 #define mmTPC2_QM_GLBL_PROT 0xE88008
28 #define mmTPC2_QM_GLBL_ERR_CFG 0xE8800C
30 #define mmTPC2_QM_GLBL_ERR_ADDR_LO 0xE88010
32 #define mmTPC2_QM_GLBL_ERR_ADDR_HI 0xE88014
34 #define mmTPC2_QM_GLBL_ERR_WDATA 0xE88018
36 #define mmTPC2_QM_GLBL_SECURE_PROPS 0xE8801C
38 #define mmTPC2_QM_GLBL_NON_SECURE_PROPS 0xE88020
40 #define mmTPC2_QM_GLBL_STS0 0xE88024
42 #define mmTPC2_QM_GLBL_STS1 0xE88028
44 #define mmTPC2_QM_PQ_BASE_LO 0xE88060
46 #define mmTPC2_QM_PQ_BASE_HI 0xE88064
48 #define mmTPC2_QM_PQ_SIZE 0xE88068
50 #define mmTPC2_QM_PQ_PI 0xE8806C
52 #define mmTPC2_QM_PQ_CI 0xE88070
54 #define mmTPC2_QM_PQ_CFG0 0xE88074
56 #define mmTPC2_QM_PQ_CFG1 0xE88078
58 #define mmTPC2_QM_PQ_ARUSER 0xE8807C
60 #define mmTPC2_QM_PQ_PUSH0 0xE88080
62 #define mmTPC2_QM_PQ_PUSH1 0xE88084
64 #define mmTPC2_QM_PQ_PUSH2 0xE88088
66 #define mmTPC2_QM_PQ_PUSH3 0xE8808C
68 #define mmTPC2_QM_PQ_STS0 0xE88090
70 #define mmTPC2_QM_PQ_STS1 0xE88094
72 #define mmTPC2_QM_PQ_RD_RATE_LIM_EN 0xE880A0
74 #define mmTPC2_QM_PQ_RD_RATE_LIM_RST_TOKEN 0xE880A4
76 #define mmTPC2_QM_PQ_RD_RATE_LIM_SAT 0xE880A8
78 #define mmTPC2_QM_PQ_RD_RATE_LIM_TOUT 0xE880AC
80 #define mmTPC2_QM_CQ_CFG0 0xE880B0
82 #define mmTPC2_QM_CQ_CFG1 0xE880B4
84 #define mmTPC2_QM_CQ_ARUSER 0xE880B8
86 #define mmTPC2_QM_CQ_PTR_LO 0xE880C0
88 #define mmTPC2_QM_CQ_PTR_HI 0xE880C4
90 #define mmTPC2_QM_CQ_TSIZE 0xE880C8
92 #define mmTPC2_QM_CQ_CTL 0xE880CC
94 #define mmTPC2_QM_CQ_PTR_LO_STS 0xE880D4
96 #define mmTPC2_QM_CQ_PTR_HI_STS 0xE880D8
98 #define mmTPC2_QM_CQ_TSIZE_STS 0xE880DC
100 #define mmTPC2_QM_CQ_CTL_STS 0xE880E0
102 #define mmTPC2_QM_CQ_STS0 0xE880E4
104 #define mmTPC2_QM_CQ_STS1 0xE880E8
106 #define mmTPC2_QM_CQ_RD_RATE_LIM_EN 0xE880F0
108 #define mmTPC2_QM_CQ_RD_RATE_LIM_RST_TOKEN 0xE880F4
110 #define mmTPC2_QM_CQ_RD_RATE_LIM_SAT 0xE880F8
112 #define mmTPC2_QM_CQ_RD_RATE_LIM_TOUT 0xE880FC
114 #define mmTPC2_QM_CQ_IFIFO_CNT 0xE88108
116 #define mmTPC2_QM_CP_MSG_BASE0_ADDR_LO 0xE88120
118 #define mmTPC2_QM_CP_MSG_BASE0_ADDR_HI 0xE88124
120 #define mmTPC2_QM_CP_MSG_BASE1_ADDR_LO 0xE88128
122 #define mmTPC2_QM_CP_MSG_BASE1_ADDR_HI 0xE8812C
124 #define mmTPC2_QM_CP_MSG_BASE2_ADDR_LO 0xE88130
126 #define mmTPC2_QM_CP_MSG_BASE2_ADDR_HI 0xE88134
128 #define mmTPC2_QM_CP_MSG_BASE3_ADDR_LO 0xE88138
130 #define mmTPC2_QM_CP_MSG_BASE3_ADDR_HI 0xE8813C
132 #define mmTPC2_QM_CP_LDMA_TSIZE_OFFSET 0xE88140
134 #define mmTPC2_QM_CP_LDMA_SRC_BASE_LO_OFFSET 0xE88144
136 #define mmTPC2_QM_CP_LDMA_SRC_BASE_HI_OFFSET 0xE88148
138 #define mmTPC2_QM_CP_LDMA_DST_BASE_LO_OFFSET 0xE8814C
140 #define mmTPC2_QM_CP_LDMA_DST_BASE_HI_OFFSET 0xE88150
142 #define mmTPC2_QM_CP_LDMA_COMMIT_OFFSET 0xE88154
144 #define mmTPC2_QM_CP_FENCE0_RDATA 0xE88158
146 #define mmTPC2_QM_CP_FENCE1_RDATA 0xE8815C
148 #define mmTPC2_QM_CP_FENCE2_RDATA 0xE88160
150 #define mmTPC2_QM_CP_FENCE3_RDATA 0xE88164
152 #define mmTPC2_QM_CP_FENCE0_CNT 0xE88168
154 #define mmTPC2_QM_CP_FENCE1_CNT 0xE8816C
156 #define mmTPC2_QM_CP_FENCE2_CNT 0xE88170
158 #define mmTPC2_QM_CP_FENCE3_CNT 0xE88174
160 #define mmTPC2_QM_CP_STS 0xE88178
162 #define mmTPC2_QM_CP_CURRENT_INST_LO 0xE8817C
164 #define mmTPC2_QM_CP_CURRENT_INST_HI 0xE88180
166 #define mmTPC2_QM_CP_BARRIER_CFG 0xE88184
168 #define mmTPC2_QM_CP_DBG_0 0xE88188
170 #define mmTPC2_QM_PQ_BUF_ADDR 0xE88300
172 #define mmTPC2_QM_PQ_BUF_RDATA 0xE88304
174 #define mmTPC2_QM_CQ_BUF_ADDR 0xE88308
176 #define mmTPC2_QM_CQ_BUF_RDATA 0xE8830C
178 #endif /* ASIC_REG_TPC2_QM_REGS_H_ */