drm: bridge: adv7511: remove s32 format from i2s capabilities
[drm/drm-misc.git] / drivers / accel / habanalabs / include / goya / asic_reg / tpc3_rtr_regs.h
blob34a438b1efe5d7598273f79f9ae4db3c317266b4
1 /* SPDX-License-Identifier: GPL-2.0
3 * Copyright 2016-2018 HabanaLabs, Ltd.
4 * All Rights Reserved.
6 */
8 /************************************
9 ** This is an auto-generated file **
10 ** DO NOT EDIT BELOW **
11 ************************************/
13 #ifndef ASIC_REG_TPC3_RTR_REGS_H_
14 #define ASIC_REG_TPC3_RTR_REGS_H_
17 *****************************************
18 * TPC3_RTR (Prototype: TPC_RTR)
19 *****************************************
22 #define mmTPC3_RTR_HBW_RD_RQ_E_ARB 0xEC0100
24 #define mmTPC3_RTR_HBW_RD_RQ_W_ARB 0xEC0104
26 #define mmTPC3_RTR_HBW_RD_RQ_N_ARB 0xEC0108
28 #define mmTPC3_RTR_HBW_RD_RQ_S_ARB 0xEC010C
30 #define mmTPC3_RTR_HBW_RD_RQ_L_ARB 0xEC0110
32 #define mmTPC3_RTR_HBW_E_ARB_MAX 0xEC0120
34 #define mmTPC3_RTR_HBW_W_ARB_MAX 0xEC0124
36 #define mmTPC3_RTR_HBW_N_ARB_MAX 0xEC0128
38 #define mmTPC3_RTR_HBW_S_ARB_MAX 0xEC012C
40 #define mmTPC3_RTR_HBW_L_ARB_MAX 0xEC0130
42 #define mmTPC3_RTR_HBW_RD_RS_E_ARB 0xEC0140
44 #define mmTPC3_RTR_HBW_RD_RS_W_ARB 0xEC0144
46 #define mmTPC3_RTR_HBW_RD_RS_N_ARB 0xEC0148
48 #define mmTPC3_RTR_HBW_RD_RS_S_ARB 0xEC014C
50 #define mmTPC3_RTR_HBW_RD_RS_L_ARB 0xEC0150
52 #define mmTPC3_RTR_HBW_WR_RQ_E_ARB 0xEC0170
54 #define mmTPC3_RTR_HBW_WR_RQ_W_ARB 0xEC0174
56 #define mmTPC3_RTR_HBW_WR_RQ_N_ARB 0xEC0178
58 #define mmTPC3_RTR_HBW_WR_RQ_S_ARB 0xEC017C
60 #define mmTPC3_RTR_HBW_WR_RQ_L_ARB 0xEC0180
62 #define mmTPC3_RTR_HBW_WR_RS_E_ARB 0xEC0190
64 #define mmTPC3_RTR_HBW_WR_RS_W_ARB 0xEC0194
66 #define mmTPC3_RTR_HBW_WR_RS_N_ARB 0xEC0198
68 #define mmTPC3_RTR_HBW_WR_RS_S_ARB 0xEC019C
70 #define mmTPC3_RTR_HBW_WR_RS_L_ARB 0xEC01A0
72 #define mmTPC3_RTR_LBW_RD_RQ_E_ARB 0xEC0200
74 #define mmTPC3_RTR_LBW_RD_RQ_W_ARB 0xEC0204
76 #define mmTPC3_RTR_LBW_RD_RQ_N_ARB 0xEC0208
78 #define mmTPC3_RTR_LBW_RD_RQ_S_ARB 0xEC020C
80 #define mmTPC3_RTR_LBW_RD_RQ_L_ARB 0xEC0210
82 #define mmTPC3_RTR_LBW_E_ARB_MAX 0xEC0220
84 #define mmTPC3_RTR_LBW_W_ARB_MAX 0xEC0224
86 #define mmTPC3_RTR_LBW_N_ARB_MAX 0xEC0228
88 #define mmTPC3_RTR_LBW_S_ARB_MAX 0xEC022C
90 #define mmTPC3_RTR_LBW_L_ARB_MAX 0xEC0230
92 #define mmTPC3_RTR_LBW_RD_RS_E_ARB 0xEC0250
94 #define mmTPC3_RTR_LBW_RD_RS_W_ARB 0xEC0254
96 #define mmTPC3_RTR_LBW_RD_RS_N_ARB 0xEC0258
98 #define mmTPC3_RTR_LBW_RD_RS_S_ARB 0xEC025C
100 #define mmTPC3_RTR_LBW_RD_RS_L_ARB 0xEC0260
102 #define mmTPC3_RTR_LBW_WR_RQ_E_ARB 0xEC0270
104 #define mmTPC3_RTR_LBW_WR_RQ_W_ARB 0xEC0274
106 #define mmTPC3_RTR_LBW_WR_RQ_N_ARB 0xEC0278
108 #define mmTPC3_RTR_LBW_WR_RQ_S_ARB 0xEC027C
110 #define mmTPC3_RTR_LBW_WR_RQ_L_ARB 0xEC0280
112 #define mmTPC3_RTR_LBW_WR_RS_E_ARB 0xEC0290
114 #define mmTPC3_RTR_LBW_WR_RS_W_ARB 0xEC0294
116 #define mmTPC3_RTR_LBW_WR_RS_N_ARB 0xEC0298
118 #define mmTPC3_RTR_LBW_WR_RS_S_ARB 0xEC029C
120 #define mmTPC3_RTR_LBW_WR_RS_L_ARB 0xEC02A0
122 #define mmTPC3_RTR_DBG_E_ARB 0xEC0300
124 #define mmTPC3_RTR_DBG_W_ARB 0xEC0304
126 #define mmTPC3_RTR_DBG_N_ARB 0xEC0308
128 #define mmTPC3_RTR_DBG_S_ARB 0xEC030C
130 #define mmTPC3_RTR_DBG_L_ARB 0xEC0310
132 #define mmTPC3_RTR_DBG_E_ARB_MAX 0xEC0320
134 #define mmTPC3_RTR_DBG_W_ARB_MAX 0xEC0324
136 #define mmTPC3_RTR_DBG_N_ARB_MAX 0xEC0328
138 #define mmTPC3_RTR_DBG_S_ARB_MAX 0xEC032C
140 #define mmTPC3_RTR_DBG_L_ARB_MAX 0xEC0330
142 #define mmTPC3_RTR_SPLIT_COEF_0 0xEC0400
144 #define mmTPC3_RTR_SPLIT_COEF_1 0xEC0404
146 #define mmTPC3_RTR_SPLIT_COEF_2 0xEC0408
148 #define mmTPC3_RTR_SPLIT_COEF_3 0xEC040C
150 #define mmTPC3_RTR_SPLIT_COEF_4 0xEC0410
152 #define mmTPC3_RTR_SPLIT_COEF_5 0xEC0414
154 #define mmTPC3_RTR_SPLIT_COEF_6 0xEC0418
156 #define mmTPC3_RTR_SPLIT_COEF_7 0xEC041C
158 #define mmTPC3_RTR_SPLIT_COEF_8 0xEC0420
160 #define mmTPC3_RTR_SPLIT_COEF_9 0xEC0424
162 #define mmTPC3_RTR_SPLIT_CFG 0xEC0440
164 #define mmTPC3_RTR_SPLIT_RD_SAT 0xEC0444
166 #define mmTPC3_RTR_SPLIT_RD_RST_TOKEN 0xEC0448
168 #define mmTPC3_RTR_SPLIT_RD_TIMEOUT_0 0xEC044C
170 #define mmTPC3_RTR_SPLIT_RD_TIMEOUT_1 0xEC0450
172 #define mmTPC3_RTR_SPLIT_WR_SAT 0xEC0454
174 #define mmTPC3_RTR_WPLIT_WR_TST_TOLEN 0xEC0458
176 #define mmTPC3_RTR_SPLIT_WR_TIMEOUT_0 0xEC045C
178 #define mmTPC3_RTR_SPLIT_WR_TIMEOUT_1 0xEC0460
180 #define mmTPC3_RTR_HBW_RANGE_HIT 0xEC0470
182 #define mmTPC3_RTR_HBW_RANGE_MASK_L_0 0xEC0480
184 #define mmTPC3_RTR_HBW_RANGE_MASK_L_1 0xEC0484
186 #define mmTPC3_RTR_HBW_RANGE_MASK_L_2 0xEC0488
188 #define mmTPC3_RTR_HBW_RANGE_MASK_L_3 0xEC048C
190 #define mmTPC3_RTR_HBW_RANGE_MASK_L_4 0xEC0490
192 #define mmTPC3_RTR_HBW_RANGE_MASK_L_5 0xEC0494
194 #define mmTPC3_RTR_HBW_RANGE_MASK_L_6 0xEC0498
196 #define mmTPC3_RTR_HBW_RANGE_MASK_L_7 0xEC049C
198 #define mmTPC3_RTR_HBW_RANGE_MASK_H_0 0xEC04A0
200 #define mmTPC3_RTR_HBW_RANGE_MASK_H_1 0xEC04A4
202 #define mmTPC3_RTR_HBW_RANGE_MASK_H_2 0xEC04A8
204 #define mmTPC3_RTR_HBW_RANGE_MASK_H_3 0xEC04AC
206 #define mmTPC3_RTR_HBW_RANGE_MASK_H_4 0xEC04B0
208 #define mmTPC3_RTR_HBW_RANGE_MASK_H_5 0xEC04B4
210 #define mmTPC3_RTR_HBW_RANGE_MASK_H_6 0xEC04B8
212 #define mmTPC3_RTR_HBW_RANGE_MASK_H_7 0xEC04BC
214 #define mmTPC3_RTR_HBW_RANGE_BASE_L_0 0xEC04C0
216 #define mmTPC3_RTR_HBW_RANGE_BASE_L_1 0xEC04C4
218 #define mmTPC3_RTR_HBW_RANGE_BASE_L_2 0xEC04C8
220 #define mmTPC3_RTR_HBW_RANGE_BASE_L_3 0xEC04CC
222 #define mmTPC3_RTR_HBW_RANGE_BASE_L_4 0xEC04D0
224 #define mmTPC3_RTR_HBW_RANGE_BASE_L_5 0xEC04D4
226 #define mmTPC3_RTR_HBW_RANGE_BASE_L_6 0xEC04D8
228 #define mmTPC3_RTR_HBW_RANGE_BASE_L_7 0xEC04DC
230 #define mmTPC3_RTR_HBW_RANGE_BASE_H_0 0xEC04E0
232 #define mmTPC3_RTR_HBW_RANGE_BASE_H_1 0xEC04E4
234 #define mmTPC3_RTR_HBW_RANGE_BASE_H_2 0xEC04E8
236 #define mmTPC3_RTR_HBW_RANGE_BASE_H_3 0xEC04EC
238 #define mmTPC3_RTR_HBW_RANGE_BASE_H_4 0xEC04F0
240 #define mmTPC3_RTR_HBW_RANGE_BASE_H_5 0xEC04F4
242 #define mmTPC3_RTR_HBW_RANGE_BASE_H_6 0xEC04F8
244 #define mmTPC3_RTR_HBW_RANGE_BASE_H_7 0xEC04FC
246 #define mmTPC3_RTR_LBW_RANGE_HIT 0xEC0500
248 #define mmTPC3_RTR_LBW_RANGE_MASK_0 0xEC0510
250 #define mmTPC3_RTR_LBW_RANGE_MASK_1 0xEC0514
252 #define mmTPC3_RTR_LBW_RANGE_MASK_2 0xEC0518
254 #define mmTPC3_RTR_LBW_RANGE_MASK_3 0xEC051C
256 #define mmTPC3_RTR_LBW_RANGE_MASK_4 0xEC0520
258 #define mmTPC3_RTR_LBW_RANGE_MASK_5 0xEC0524
260 #define mmTPC3_RTR_LBW_RANGE_MASK_6 0xEC0528
262 #define mmTPC3_RTR_LBW_RANGE_MASK_7 0xEC052C
264 #define mmTPC3_RTR_LBW_RANGE_MASK_8 0xEC0530
266 #define mmTPC3_RTR_LBW_RANGE_MASK_9 0xEC0534
268 #define mmTPC3_RTR_LBW_RANGE_MASK_10 0xEC0538
270 #define mmTPC3_RTR_LBW_RANGE_MASK_11 0xEC053C
272 #define mmTPC3_RTR_LBW_RANGE_MASK_12 0xEC0540
274 #define mmTPC3_RTR_LBW_RANGE_MASK_13 0xEC0544
276 #define mmTPC3_RTR_LBW_RANGE_MASK_14 0xEC0548
278 #define mmTPC3_RTR_LBW_RANGE_MASK_15 0xEC054C
280 #define mmTPC3_RTR_LBW_RANGE_BASE_0 0xEC0550
282 #define mmTPC3_RTR_LBW_RANGE_BASE_1 0xEC0554
284 #define mmTPC3_RTR_LBW_RANGE_BASE_2 0xEC0558
286 #define mmTPC3_RTR_LBW_RANGE_BASE_3 0xEC055C
288 #define mmTPC3_RTR_LBW_RANGE_BASE_4 0xEC0560
290 #define mmTPC3_RTR_LBW_RANGE_BASE_5 0xEC0564
292 #define mmTPC3_RTR_LBW_RANGE_BASE_6 0xEC0568
294 #define mmTPC3_RTR_LBW_RANGE_BASE_7 0xEC056C
296 #define mmTPC3_RTR_LBW_RANGE_BASE_8 0xEC0570
298 #define mmTPC3_RTR_LBW_RANGE_BASE_9 0xEC0574
300 #define mmTPC3_RTR_LBW_RANGE_BASE_10 0xEC0578
302 #define mmTPC3_RTR_LBW_RANGE_BASE_11 0xEC057C
304 #define mmTPC3_RTR_LBW_RANGE_BASE_12 0xEC0580
306 #define mmTPC3_RTR_LBW_RANGE_BASE_13 0xEC0584
308 #define mmTPC3_RTR_LBW_RANGE_BASE_14 0xEC0588
310 #define mmTPC3_RTR_LBW_RANGE_BASE_15 0xEC058C
312 #define mmTPC3_RTR_RGLTR 0xEC0590
314 #define mmTPC3_RTR_RGLTR_WR_RESULT 0xEC0594
316 #define mmTPC3_RTR_RGLTR_RD_RESULT 0xEC0598
318 #define mmTPC3_RTR_SCRAMB_EN 0xEC0600
320 #define mmTPC3_RTR_NON_LIN_SCRAMB 0xEC0604
322 #endif /* ASIC_REG_TPC3_RTR_REGS_H_ */