Linux 4.19.133
[linux/fpc-iii.git] / Documentation / arm / Samsung-S3C24XX / CPUfreq.txt
blobfa968aa99d67b4273792cfd35f36804da84235ac
1                 S3C24XX CPUfreq support
2                 =======================
4 Introduction
5 ------------
7  The S3C24XX series support a number of power saving systems, such as
8  the ability to change the core, memory and peripheral operating
9  frequencies. The core control is exported via the CPUFreq driver
10  which has a number of different manual or automatic controls over the
11  rate the core is running at.
13  There are two forms of the driver depending on the specific CPU and
14  how the clocks are arranged. The first implementation used as single
15  PLL to feed the ARM, memory and peripherals via a series of dividers
16  and muxes and this is the implementation that is documented here. A
17  newer version where there is a separate PLL and clock divider for the
18  ARM core is available as a separate driver.
21 Layout
22 ------
24  The code core manages the CPU specific drivers, any data that they
25  need to register and the interface to the generic drivers/cpufreq
26  system. Each CPU registers a driver to control the PLL, clock dividers
27  and anything else associated with it. Any board that wants to use this
28  framework needs to supply at least basic details of what is required.
30  The core registers with drivers/cpufreq at init time if all the data
31  necessary has been supplied.
34 CPU support
35 -----------
37  The support for each CPU depends on the facilities provided by the
38  SoC and the driver as each device has different PLL and clock chains
39  associated with it.
42 Slow Mode
43 ---------
45  The SLOW mode where the PLL is turned off altogether and the
46  system is fed by the external crystal input is currently not
47  supported.
50 sysfs
51 -----
53  The core code exports extra information via sysfs in the directory
54  devices/system/cpu/cpu0/arch-freq.
57 Board Support
58 -------------
60  Each board that wants to use the cpufreq code must register some basic
61  information with the core driver to provide information about what the
62  board requires and any restrictions being placed on it.
64  The board needs to supply information about whether it needs the IO bank
65  timings changing, any maximum frequency limits and information about the
66  SDRAM refresh rate.
71 Document Author
72 ---------------
74 Ben Dooks, Copyright 2009 Simtec Electronics
75 Licensed under GPLv2