2 * Copyright (C) 2016 Socionext Inc.
3 * Author: Masahiro Yamada <yamada.masahiro@socionext.com>
5 * This program is free software; you can redistribute it and/or modify
6 * it under the terms of the GNU General Public License as published by
7 * the Free Software Foundation; either version 2 of the License, or
8 * (at your option) any later version.
10 * This program is distributed in the hope that it will be useful,
11 * but WITHOUT ANY WARRANTY; without even the implied warranty of
12 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
13 * GNU General Public License for more details.
16 #include <linux/mfd/syscon.h>
17 #include <linux/module.h>
19 #include <linux/of_device.h>
20 #include <linux/platform_device.h>
21 #include <linux/regmap.h>
22 #include <linux/reset-controller.h>
24 struct uniphier_reset_data
{
29 #define UNIPHIER_RESET_ACTIVE_LOW BIT(0)
32 #define UNIPHIER_RESET_ID_END (unsigned int)(-1)
34 #define UNIPHIER_RESET_END \
35 { .id = UNIPHIER_RESET_ID_END }
37 #define UNIPHIER_RESET(_id, _reg, _bit) \
44 #define UNIPHIER_RESETX(_id, _reg, _bit) \
49 .flags = UNIPHIER_RESET_ACTIVE_LOW, \
52 /* System reset data */
53 static const struct uniphier_reset_data uniphier_ld4_sys_reset_data
[] = {
54 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
55 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (Ether, HSC, MIO) */
59 static const struct uniphier_reset_data uniphier_pro4_sys_reset_data
[] = {
60 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
61 UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
62 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, MIO, RLE) */
63 UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (Ether, SATA, USB3) */
64 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
65 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
66 UNIPHIER_RESETX(28, 0x2000, 18), /* SATA0 */
67 UNIPHIER_RESETX(29, 0x2004, 18), /* SATA1 */
68 UNIPHIER_RESETX(30, 0x2000, 19), /* SATA-PHY */
69 UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
73 static const struct uniphier_reset_data uniphier_pro5_sys_reset_data
[] = {
74 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
75 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC) */
76 UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (PCIe, USB3) */
77 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
78 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
79 UNIPHIER_RESETX(24, 0x2008, 2), /* PCIe */
80 UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
84 static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data
[] = {
85 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
86 UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
87 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, RLE) */
88 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
89 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
90 UNIPHIER_RESETX(16, 0x2014, 4), /* USB30-PHY0 */
91 UNIPHIER_RESETX(17, 0x2014, 0), /* USB30-PHY1 */
92 UNIPHIER_RESETX(18, 0x2014, 2), /* USB30-PHY2 */
93 UNIPHIER_RESETX(20, 0x2014, 5), /* USB31-PHY0 */
94 UNIPHIER_RESETX(21, 0x2014, 1), /* USB31-PHY1 */
95 UNIPHIER_RESETX(28, 0x2014, 12), /* SATA */
96 UNIPHIER_RESET(30, 0x2014, 8), /* SATA-PHY (active high) */
97 UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
101 static const struct uniphier_reset_data uniphier_ld11_sys_reset_data
[] = {
102 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
103 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
104 UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
105 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC, MIO) */
106 UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
107 UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
108 UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
109 UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
113 static const struct uniphier_reset_data uniphier_ld20_sys_reset_data
[] = {
114 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
115 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
116 UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
117 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC) */
118 UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
119 UNIPHIER_RESETX(14, 0x200c, 5), /* USB30 */
120 UNIPHIER_RESETX(16, 0x200c, 12), /* USB30-PHY0 */
121 UNIPHIER_RESETX(17, 0x200c, 13), /* USB30-PHY1 */
122 UNIPHIER_RESETX(18, 0x200c, 14), /* USB30-PHY2 */
123 UNIPHIER_RESETX(19, 0x200c, 15), /* USB30-PHY3 */
124 UNIPHIER_RESETX(24, 0x200c, 4), /* PCIe */
125 UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
126 UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
127 UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
131 static const struct uniphier_reset_data uniphier_pxs3_sys_reset_data
[] = {
132 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
133 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
134 UNIPHIER_RESETX(6, 0x200c, 9), /* Ether0 */
135 UNIPHIER_RESETX(7, 0x200c, 10), /* Ether1 */
136 UNIPHIER_RESETX(8, 0x200c, 12), /* STDMAC */
137 UNIPHIER_RESETX(12, 0x200c, 4), /* USB30 link */
138 UNIPHIER_RESETX(13, 0x200c, 5), /* USB31 link */
139 UNIPHIER_RESETX(16, 0x200c, 16), /* USB30-PHY0 */
140 UNIPHIER_RESETX(17, 0x200c, 18), /* USB30-PHY1 */
141 UNIPHIER_RESETX(18, 0x200c, 20), /* USB30-PHY2 */
142 UNIPHIER_RESETX(20, 0x200c, 17), /* USB31-PHY0 */
143 UNIPHIER_RESETX(21, 0x200c, 19), /* USB31-PHY1 */
144 UNIPHIER_RESETX(24, 0x200c, 3), /* PCIe */
145 UNIPHIER_RESETX(28, 0x200c, 7), /* SATA0 */
146 UNIPHIER_RESETX(29, 0x200c, 8), /* SATA1 */
147 UNIPHIER_RESETX(30, 0x200c, 21), /* SATA-PHY */
151 /* Media I/O reset data */
152 #define UNIPHIER_MIO_RESET_SD(id, ch) \
153 UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 0)
155 #define UNIPHIER_MIO_RESET_SD_BRIDGE(id, ch) \
156 UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 26)
158 #define UNIPHIER_MIO_RESET_EMMC_HW_RESET(id, ch) \
159 UNIPHIER_RESETX((id), 0x80 + 0x200 * (ch), 0)
161 #define UNIPHIER_MIO_RESET_USB2(id, ch) \
162 UNIPHIER_RESETX((id), 0x114 + 0x200 * (ch), 0)
164 #define UNIPHIER_MIO_RESET_USB2_BRIDGE(id, ch) \
165 UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 24)
167 #define UNIPHIER_MIO_RESET_DMAC(id) \
168 UNIPHIER_RESETX((id), 0x110, 17)
170 static const struct uniphier_reset_data uniphier_ld4_mio_reset_data
[] = {
171 UNIPHIER_MIO_RESET_SD(0, 0),
172 UNIPHIER_MIO_RESET_SD(1, 1),
173 UNIPHIER_MIO_RESET_SD(2, 2),
174 UNIPHIER_MIO_RESET_SD_BRIDGE(3, 0),
175 UNIPHIER_MIO_RESET_SD_BRIDGE(4, 1),
176 UNIPHIER_MIO_RESET_SD_BRIDGE(5, 2),
177 UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
178 UNIPHIER_MIO_RESET_DMAC(7),
179 UNIPHIER_MIO_RESET_USB2(8, 0),
180 UNIPHIER_MIO_RESET_USB2(9, 1),
181 UNIPHIER_MIO_RESET_USB2(10, 2),
182 UNIPHIER_MIO_RESET_USB2_BRIDGE(12, 0),
183 UNIPHIER_MIO_RESET_USB2_BRIDGE(13, 1),
184 UNIPHIER_MIO_RESET_USB2_BRIDGE(14, 2),
188 static const struct uniphier_reset_data uniphier_pro5_sd_reset_data
[] = {
189 UNIPHIER_MIO_RESET_SD(0, 0),
190 UNIPHIER_MIO_RESET_SD(1, 1),
191 UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
195 /* Peripheral reset data */
196 #define UNIPHIER_PERI_RESET_UART(id, ch) \
197 UNIPHIER_RESETX((id), 0x114, 19 + (ch))
199 #define UNIPHIER_PERI_RESET_I2C(id, ch) \
200 UNIPHIER_RESETX((id), 0x114, 5 + (ch))
202 #define UNIPHIER_PERI_RESET_FI2C(id, ch) \
203 UNIPHIER_RESETX((id), 0x114, 24 + (ch))
205 #define UNIPHIER_PERI_RESET_SCSSI(id, ch) \
206 UNIPHIER_RESETX((id), 0x110, 17 + (ch))
208 #define UNIPHIER_PERI_RESET_MCSSI(id) \
209 UNIPHIER_RESETX((id), 0x114, 14)
211 static const struct uniphier_reset_data uniphier_ld4_peri_reset_data
[] = {
212 UNIPHIER_PERI_RESET_UART(0, 0),
213 UNIPHIER_PERI_RESET_UART(1, 1),
214 UNIPHIER_PERI_RESET_UART(2, 2),
215 UNIPHIER_PERI_RESET_UART(3, 3),
216 UNIPHIER_PERI_RESET_I2C(4, 0),
217 UNIPHIER_PERI_RESET_I2C(5, 1),
218 UNIPHIER_PERI_RESET_I2C(6, 2),
219 UNIPHIER_PERI_RESET_I2C(7, 3),
220 UNIPHIER_PERI_RESET_I2C(8, 4),
221 UNIPHIER_PERI_RESET_SCSSI(11, 0),
225 static const struct uniphier_reset_data uniphier_pro4_peri_reset_data
[] = {
226 UNIPHIER_PERI_RESET_UART(0, 0),
227 UNIPHIER_PERI_RESET_UART(1, 1),
228 UNIPHIER_PERI_RESET_UART(2, 2),
229 UNIPHIER_PERI_RESET_UART(3, 3),
230 UNIPHIER_PERI_RESET_FI2C(4, 0),
231 UNIPHIER_PERI_RESET_FI2C(5, 1),
232 UNIPHIER_PERI_RESET_FI2C(6, 2),
233 UNIPHIER_PERI_RESET_FI2C(7, 3),
234 UNIPHIER_PERI_RESET_FI2C(8, 4),
235 UNIPHIER_PERI_RESET_FI2C(9, 5),
236 UNIPHIER_PERI_RESET_FI2C(10, 6),
237 UNIPHIER_PERI_RESET_SCSSI(11, 0),
238 UNIPHIER_PERI_RESET_SCSSI(12, 1),
239 UNIPHIER_PERI_RESET_SCSSI(13, 2),
240 UNIPHIER_PERI_RESET_SCSSI(14, 3),
241 UNIPHIER_PERI_RESET_MCSSI(15),
245 /* Analog signal amplifiers reset data */
246 static const struct uniphier_reset_data uniphier_ld11_adamv_reset_data
[] = {
247 UNIPHIER_RESETX(0, 0x10, 6), /* EVEA */
251 /* core implementaton */
252 struct uniphier_reset_priv
{
253 struct reset_controller_dev rcdev
;
255 struct regmap
*regmap
;
256 const struct uniphier_reset_data
*data
;
259 #define to_uniphier_reset_priv(_rcdev) \
260 container_of(_rcdev, struct uniphier_reset_priv, rcdev)
262 static int uniphier_reset_update(struct reset_controller_dev
*rcdev
,
263 unsigned long id
, int assert)
265 struct uniphier_reset_priv
*priv
= to_uniphier_reset_priv(rcdev
);
266 const struct uniphier_reset_data
*p
;
268 for (p
= priv
->data
; p
->id
!= UNIPHIER_RESET_ID_END
; p
++) {
269 unsigned int mask
, val
;
281 if (p
->flags
& UNIPHIER_RESET_ACTIVE_LOW
)
284 return regmap_write_bits(priv
->regmap
, p
->reg
, mask
, val
);
287 dev_err(priv
->dev
, "reset_id=%lu was not handled\n", id
);
291 static int uniphier_reset_assert(struct reset_controller_dev
*rcdev
,
294 return uniphier_reset_update(rcdev
, id
, 1);
297 static int uniphier_reset_deassert(struct reset_controller_dev
*rcdev
,
300 return uniphier_reset_update(rcdev
, id
, 0);
303 static int uniphier_reset_status(struct reset_controller_dev
*rcdev
,
306 struct uniphier_reset_priv
*priv
= to_uniphier_reset_priv(rcdev
);
307 const struct uniphier_reset_data
*p
;
309 for (p
= priv
->data
; p
->id
!= UNIPHIER_RESET_ID_END
; p
++) {
316 ret
= regmap_read(priv
->regmap
, p
->reg
, &val
);
320 asserted
= !!(val
& BIT(p
->bit
));
322 if (p
->flags
& UNIPHIER_RESET_ACTIVE_LOW
)
323 asserted
= !asserted
;
328 dev_err(priv
->dev
, "reset_id=%lu was not found\n", id
);
332 static const struct reset_control_ops uniphier_reset_ops
= {
333 .assert = uniphier_reset_assert
,
334 .deassert
= uniphier_reset_deassert
,
335 .status
= uniphier_reset_status
,
338 static int uniphier_reset_probe(struct platform_device
*pdev
)
340 struct device
*dev
= &pdev
->dev
;
341 struct uniphier_reset_priv
*priv
;
342 const struct uniphier_reset_data
*p
, *data
;
343 struct regmap
*regmap
;
344 struct device_node
*parent
;
345 unsigned int nr_resets
= 0;
347 data
= of_device_get_match_data(dev
);
351 parent
= of_get_parent(dev
->of_node
); /* parent should be syscon node */
352 regmap
= syscon_node_to_regmap(parent
);
354 if (IS_ERR(regmap
)) {
355 dev_err(dev
, "failed to get regmap (error %ld)\n",
357 return PTR_ERR(regmap
);
360 priv
= devm_kzalloc(dev
, sizeof(*priv
), GFP_KERNEL
);
364 for (p
= data
; p
->id
!= UNIPHIER_RESET_ID_END
; p
++)
365 nr_resets
= max(nr_resets
, p
->id
+ 1);
367 priv
->rcdev
.ops
= &uniphier_reset_ops
;
368 priv
->rcdev
.owner
= dev
->driver
->owner
;
369 priv
->rcdev
.of_node
= dev
->of_node
;
370 priv
->rcdev
.nr_resets
= nr_resets
;
372 priv
->regmap
= regmap
;
375 return devm_reset_controller_register(&pdev
->dev
, &priv
->rcdev
);
378 static const struct of_device_id uniphier_reset_match
[] = {
381 .compatible
= "socionext,uniphier-ld4-reset",
382 .data
= uniphier_ld4_sys_reset_data
,
385 .compatible
= "socionext,uniphier-pro4-reset",
386 .data
= uniphier_pro4_sys_reset_data
,
389 .compatible
= "socionext,uniphier-sld8-reset",
390 .data
= uniphier_ld4_sys_reset_data
,
393 .compatible
= "socionext,uniphier-pro5-reset",
394 .data
= uniphier_pro5_sys_reset_data
,
397 .compatible
= "socionext,uniphier-pxs2-reset",
398 .data
= uniphier_pxs2_sys_reset_data
,
401 .compatible
= "socionext,uniphier-ld11-reset",
402 .data
= uniphier_ld11_sys_reset_data
,
405 .compatible
= "socionext,uniphier-ld20-reset",
406 .data
= uniphier_ld20_sys_reset_data
,
409 .compatible
= "socionext,uniphier-pxs3-reset",
410 .data
= uniphier_pxs3_sys_reset_data
,
412 /* Media I/O reset, SD reset */
414 .compatible
= "socionext,uniphier-ld4-mio-reset",
415 .data
= uniphier_ld4_mio_reset_data
,
418 .compatible
= "socionext,uniphier-pro4-mio-reset",
419 .data
= uniphier_ld4_mio_reset_data
,
422 .compatible
= "socionext,uniphier-sld8-mio-reset",
423 .data
= uniphier_ld4_mio_reset_data
,
426 .compatible
= "socionext,uniphier-pro5-sd-reset",
427 .data
= uniphier_pro5_sd_reset_data
,
430 .compatible
= "socionext,uniphier-pxs2-sd-reset",
431 .data
= uniphier_pro5_sd_reset_data
,
434 .compatible
= "socionext,uniphier-ld11-mio-reset",
435 .data
= uniphier_ld4_mio_reset_data
,
438 .compatible
= "socionext,uniphier-ld11-sd-reset",
439 .data
= uniphier_pro5_sd_reset_data
,
442 .compatible
= "socionext,uniphier-ld20-sd-reset",
443 .data
= uniphier_pro5_sd_reset_data
,
446 .compatible
= "socionext,uniphier-pxs3-sd-reset",
447 .data
= uniphier_pro5_sd_reset_data
,
449 /* Peripheral reset */
451 .compatible
= "socionext,uniphier-ld4-peri-reset",
452 .data
= uniphier_ld4_peri_reset_data
,
455 .compatible
= "socionext,uniphier-pro4-peri-reset",
456 .data
= uniphier_pro4_peri_reset_data
,
459 .compatible
= "socionext,uniphier-sld8-peri-reset",
460 .data
= uniphier_ld4_peri_reset_data
,
463 .compatible
= "socionext,uniphier-pro5-peri-reset",
464 .data
= uniphier_pro4_peri_reset_data
,
467 .compatible
= "socionext,uniphier-pxs2-peri-reset",
468 .data
= uniphier_pro4_peri_reset_data
,
471 .compatible
= "socionext,uniphier-ld11-peri-reset",
472 .data
= uniphier_pro4_peri_reset_data
,
475 .compatible
= "socionext,uniphier-ld20-peri-reset",
476 .data
= uniphier_pro4_peri_reset_data
,
479 .compatible
= "socionext,uniphier-pxs3-peri-reset",
480 .data
= uniphier_pro4_peri_reset_data
,
482 /* Analog signal amplifiers reset */
484 .compatible
= "socionext,uniphier-ld11-adamv-reset",
485 .data
= uniphier_ld11_adamv_reset_data
,
488 .compatible
= "socionext,uniphier-ld20-adamv-reset",
489 .data
= uniphier_ld11_adamv_reset_data
,
493 MODULE_DEVICE_TABLE(of
, uniphier_reset_match
);
495 static struct platform_driver uniphier_reset_driver
= {
496 .probe
= uniphier_reset_probe
,
498 .name
= "uniphier-reset",
499 .of_match_table
= uniphier_reset_match
,
502 module_platform_driver(uniphier_reset_driver
);
504 MODULE_AUTHOR("Masahiro Yamada <yamada.masahiro@socionext.com>");
505 MODULE_DESCRIPTION("UniPhier Reset Controller Driver");
506 MODULE_LICENSE("GPL");