Merge tag 'block-5.9-2020-08-14' of git://git.kernel.dk/linux-block
[linux/fpc-iii.git] / tools / perf / Documentation / perf-list.txt
blob10ed539a8859c410b9b217672ac15014e6d70c50
1 perf-list(1)
2 ============
4 NAME
5 ----
6 perf-list - List all symbolic event types
8 SYNOPSIS
9 --------
10 [verse]
11 'perf list' [--no-desc] [--long-desc]
12             [hw|sw|cache|tracepoint|pmu|sdt|metric|metricgroup|event_glob]
14 DESCRIPTION
15 -----------
16 This command displays the symbolic event types which can be selected in the
17 various perf commands with the -e option.
19 OPTIONS
20 -------
21 -d::
22 --desc::
23 Print extra event descriptions. (default)
25 --no-desc::
26 Don't print descriptions.
28 -v::
29 --long-desc::
30 Print longer event descriptions.
32 --debug::
33 Enable debugging output.
35 --details::
36 Print how named events are resolved internally into perf events, and also
37 any extra expressions computed by perf stat.
39 --deprecated::
40 Print deprecated events. By default the deprecated events are hidden.
42 [[EVENT_MODIFIERS]]
43 EVENT MODIFIERS
44 ---------------
46 Events can optionally have a modifier by appending a colon and one or
47 more modifiers. Modifiers allow the user to restrict the events to be
48 counted. The following modifiers exist:
50  u - user-space counting
51  k - kernel counting
52  h - hypervisor counting
53  I - non idle counting
54  G - guest counting (in KVM guests)
55  H - host counting (not in KVM guests)
56  p - precise level
57  P - use maximum detected precise level
58  S - read sample value (PERF_SAMPLE_READ)
59  D - pin the event to the PMU
60  W - group is weak and will fallback to non-group if not schedulable,
62 The 'p' modifier can be used for specifying how precise the instruction
63 address should be. The 'p' modifier can be specified multiple times:
65  0 - SAMPLE_IP can have arbitrary skid
66  1 - SAMPLE_IP must have constant skid
67  2 - SAMPLE_IP requested to have 0 skid
68  3 - SAMPLE_IP must have 0 skid, or uses randomization to avoid
69      sample shadowing effects.
71 For Intel systems precise event sampling is implemented with PEBS
72 which supports up to precise-level 2, and precise level 3 for
73 some special cases
75 On AMD systems it is implemented using IBS (up to precise-level 2).
76 The precise modifier works with event types 0x76 (cpu-cycles, CPU
77 clocks not halted) and 0xC1 (micro-ops retired). Both events map to
78 IBS execution sampling (IBS op) with the IBS Op Counter Control bit
79 (IbsOpCntCtl) set respectively (see AMD64 Architecture Programmer’s
80 Manual Volume 2: System Programming, 13.3 Instruction-Based
81 Sampling). Examples to use IBS:
83  perf record -a -e cpu-cycles:p ...    # use ibs op counting cycles
84  perf record -a -e r076:p ...          # same as -e cpu-cycles:p
85  perf record -a -e r0C1:p ...          # use ibs op counting micro-ops
87 RAW HARDWARE EVENT DESCRIPTOR
88 -----------------------------
89 Even when an event is not available in a symbolic form within perf right now,
90 it can be encoded in a per processor specific way.
92 For instance For x86 CPUs NNN represents the raw register encoding with the
93 layout of IA32_PERFEVTSELx MSRs (see [Intel® 64 and IA-32 Architectures Software Developer's Manual Volume 3B: System Programming Guide] Figure 30-1 Layout
94 of IA32_PERFEVTSELx MSRs) or AMD's PerfEvtSeln (see [AMD64 Architecture Programmer’s Manual Volume 2: System Programming], Page 344,
95 Figure 13-7 Performance Event-Select Register (PerfEvtSeln)).
97 Note: Only the following bit fields can be set in x86 counter
98 registers: event, umask, edge, inv, cmask. Esp. guest/host only and
99 OS/user mode flags must be setup using <<EVENT_MODIFIERS, EVENT
100 MODIFIERS>>.
102 Example:
104 If the Intel docs for a QM720 Core i7 describe an event as:
106   Event  Umask  Event Mask
107   Num.   Value  Mnemonic    Description                        Comment
109   A8H      01H  LSD.UOPS    Counts the number of micro-ops     Use cmask=1 and
110                             delivered by loop stream detector  invert to count
111                                                                cycles
113 raw encoding of 0x1A8 can be used:
115  perf stat -e r1a8 -a sleep 1
116  perf record -e r1a8 ...
118 It's also possible to use pmu syntax:
120  perf record -e r1a8 -a sleep 1
121  perf record -e cpu/r1a8/ ...
122  perf record -e cpu/r0x1a8/ ...
124 You should refer to the processor specific documentation for getting these
125 details. Some of them are referenced in the SEE ALSO section below.
127 ARBITRARY PMUS
128 --------------
130 perf also supports an extended syntax for specifying raw parameters
131 to PMUs. Using this typically requires looking up the specific event
132 in the CPU vendor specific documentation.
134 The available PMUs and their raw parameters can be listed with
136   ls /sys/devices/*/format
138 For example the raw event "LSD.UOPS" core pmu event above could
139 be specified as
141   perf stat -e cpu/event=0xa8,umask=0x1,name=LSD.UOPS_CYCLES,cmask=0x1/ ...
143   or using extended name syntax
145   perf stat -e cpu/event=0xa8,umask=0x1,cmask=0x1,name=\'LSD.UOPS_CYCLES:cmask=0x1\'/ ...
147 PER SOCKET PMUS
148 ---------------
150 Some PMUs are not associated with a core, but with a whole CPU socket.
151 Events on these PMUs generally cannot be sampled, but only counted globally
152 with perf stat -a. They can be bound to one logical CPU, but will measure
153 all the CPUs in the same socket.
155 This example measures memory bandwidth every second
156 on the first memory controller on socket 0 of a Intel Xeon system
158   perf stat -C 0 -a uncore_imc_0/cas_count_read/,uncore_imc_0/cas_count_write/ -I 1000 ...
160 Each memory controller has its own PMU.  Measuring the complete system
161 bandwidth would require specifying all imc PMUs (see perf list output),
162 and adding the values together. To simplify creation of multiple events,
163 prefix and glob matching is supported in the PMU name, and the prefix
164 'uncore_' is also ignored when performing the match. So the command above
165 can be expanded to all memory controllers by using the syntaxes:
167   perf stat -C 0 -a imc/cas_count_read/,imc/cas_count_write/ -I 1000 ...
168   perf stat -C 0 -a *imc*/cas_count_read/,*imc*/cas_count_write/ -I 1000 ...
170 This example measures the combined core power every second
172   perf stat -I 1000 -e power/energy-cores/  -a
174 ACCESS RESTRICTIONS
175 -------------------
177 For non root users generally only context switched PMU events are available.
178 This is normally only the events in the cpu PMU, the predefined events
179 like cycles and instructions and some software events.
181 Other PMUs and global measurements are normally root only.
182 Some event qualifiers, such as "any", are also root only.
184 This can be overridden by setting the kernel.perf_event_paranoid
185 sysctl to -1, which allows non root to use these events.
187 For accessing trace point events perf needs to have read access to
188 /sys/kernel/debug/tracing, even when perf_event_paranoid is in a relaxed
189 setting.
191 TRACING
192 -------
194 Some PMUs control advanced hardware tracing capabilities, such as Intel PT,
195 that allows low overhead execution tracing.  These are described in a separate
196 intel-pt.txt document.
198 PARAMETERIZED EVENTS
199 --------------------
201 Some pmu events listed by 'perf-list' will be displayed with '?' in them. For
202 example:
204   hv_gpci/dtbp_ptitc,phys_processor_idx=?/
206 This means that when provided as an event, a value for '?' must
207 also be supplied. For example:
209   perf stat -C 0 -e 'hv_gpci/dtbp_ptitc,phys_processor_idx=0x2/' ...
211 EVENT QUALIFIERS:
213 It is also possible to add extra qualifiers to an event:
215 percore:
217 Sums up the event counts for all hardware threads in a core, e.g.:
220   perf stat -e cpu/event=0,umask=0x3,percore=1/
223 EVENT GROUPS
224 ------------
226 Perf supports time based multiplexing of events, when the number of events
227 active exceeds the number of hardware performance counters. Multiplexing
228 can cause measurement errors when the workload changes its execution
229 profile.
231 When metrics are computed using formulas from event counts, it is useful to
232 ensure some events are always measured together as a group to minimize multiplexing
233 errors. Event groups can be specified using { }.
235   perf stat -e '{instructions,cycles}' ...
237 The number of available performance counters depend on the CPU. A group
238 cannot contain more events than available counters.
239 For example Intel Core CPUs typically have four generic performance counters
240 for the core, plus three fixed counters for instructions, cycles and
241 ref-cycles. Some special events have restrictions on which counter they
242 can schedule, and may not support multiple instances in a single group.
243 When too many events are specified in the group some of them will not
244 be measured.
246 Globally pinned events can limit the number of counters available for
247 other groups. On x86 systems, the NMI watchdog pins a counter by default.
248 The nmi watchdog can be disabled as root with
250         echo 0 > /proc/sys/kernel/nmi_watchdog
252 Events from multiple different PMUs cannot be mixed in a group, with
253 some exceptions for software events.
255 LEADER SAMPLING
256 ---------------
258 perf also supports group leader sampling using the :S specifier.
260   perf record -e '{cycles,instructions}:S' ...
261   perf report --group
263 Normally all events in an event group sample, but with :S only
264 the first event (the leader) samples, and it only reads the values of the
265 other events in the group.
267 However, in the case AUX area events (e.g. Intel PT or CoreSight), the AUX
268 area event must be the leader, so then the second event samples, not the first.
270 OPTIONS
271 -------
273 Without options all known events will be listed.
275 To limit the list use:
277 . 'hw' or 'hardware' to list hardware events such as cache-misses, etc.
279 . 'sw' or 'software' to list software events such as context switches, etc.
281 . 'cache' or 'hwcache' to list hardware cache events such as L1-dcache-loads, etc.
283 . 'tracepoint' to list all tracepoint events, alternatively use
284   'subsys_glob:event_glob' to filter by tracepoint subsystems such as sched,
285   block, etc.
287 . 'pmu' to print the kernel supplied PMU events.
289 . 'sdt' to list all Statically Defined Tracepoint events.
291 . 'metric' to list metrics
293 . 'metricgroup' to list metricgroups with metrics.
295 . If none of the above is matched, it will apply the supplied glob to all
296   events, printing the ones that match.
298 . As a last resort, it will do a substring search in all event names.
300 One or more types can be used at the same time, listing the events for the
301 types specified.
303 Support raw format:
305 . '--raw-dump', shows the raw-dump of all the events.
306 . '--raw-dump [hw|sw|cache|tracepoint|pmu|event_glob]', shows the raw-dump of
307   a certain kind of events.
309 SEE ALSO
310 --------
311 linkperf:perf-stat[1], linkperf:perf-top[1],
312 linkperf:perf-record[1],
313 http://www.intel.com/sdm/[Intel® 64 and IA-32 Architectures Software Developer's Manual Volume 3B: System Programming Guide],
314 http://support.amd.com/us/Processor_TechDocs/24593_APM_v2.pdf[AMD64 Architecture Programmer’s Manual Volume 2: System Programming]