rtc: stm32: fix misspelling and misalignment issues
[linux/fpc-iii.git] / Documentation / devicetree / bindings / clock / st / st,quadfs.txt
blobd93d49342e60e8f2c67f8fa5491217e7bdeebb46
1 Binding for a type of quad channel digital frequency synthesizer found on
2 certain STMicroelectronics consumer electronics SoC devices.
4 This version contains a programmable PLL which can generate up to 216, 432
5 or 660MHz (from a 30MHz oscillator input) as the input to the digital
6 synthesizers.
8 This binding uses the common clock binding[1].
10 [1] Documentation/devicetree/bindings/clock/clock-bindings.txt
12 Required properties:
13 - compatible : shall be:
14   "st,quadfs"
15   "st,quadfs-pll"
18 - #clock-cells : from common clock binding; shall be set to 1.
20 - reg : A Base address and length of the register set.
22 - clocks : from common clock binding
24 - clock-output-names : From common clock binding. The block has 4
25                        clock outputs but not all of them in a specific instance
26                        have to be used in the SoC. If a clock name is left as
27                        an empty string then no clock will be created for the
28                        output associated with that string index. If fewer than
29                        4 strings are provided then no clocks will be created
30                        for the remaining outputs.
32 Example:
34         clk_s_c0_quadfs: clk-s-c0-quadfs@9103000 {
35                 #clock-cells = <1>;
36                 compatible = "st,quadfs-pll";
37                 reg = <0x9103000 0x1000>;
39                 clocks = <&clk_sysin>;
41                 clock-output-names = "clk-s-c0-fs0-ch0",
42                                      "clk-s-c0-fs0-ch1",
43                                      "clk-s-c0-fs0-ch2",
44                                      "clk-s-c0-fs0-ch3";
45         };