rtc: stm32: fix misspelling and misalignment issues
[linux/fpc-iii.git] / Documentation / devicetree / bindings / clock / uniphier-clock.txt
blob7b5f602765fe2fc318fef07c8c4ffc5168ddd5d8
1 UniPhier clock controller
4 System clock
5 ------------
7 Required properties:
8 - compatible: should be one of the following:
9     "socionext,uniphier-ld4-clock"  - for LD4 SoC.
10     "socionext,uniphier-pro4-clock" - for Pro4 SoC.
11     "socionext,uniphier-sld8-clock" - for sLD8 SoC.
12     "socionext,uniphier-pro5-clock" - for Pro5 SoC.
13     "socionext,uniphier-pxs2-clock" - for PXs2/LD6b SoC.
14     "socionext,uniphier-ld11-clock" - for LD11 SoC.
15     "socionext,uniphier-ld20-clock" - for LD20 SoC.
16     "socionext,uniphier-pxs3-clock" - for PXs3 SoC
17 - #clock-cells: should be 1.
19 Example:
21         sysctrl@61840000 {
22                 compatible = "socionext,uniphier-sysctrl",
23                              "simple-mfd", "syscon";
24                 reg = <0x61840000 0x4000>;
26                 clock {
27                         compatible = "socionext,uniphier-ld11-clock";
28                         #clock-cells = <1>;
29                 };
31                 other nodes ...
32         };
34 Provided clocks:
36  8: ST DMAC
37 12: GIO (Giga bit stream I/O)
38 14: USB3 ch0 host
39 15: USB3 ch1 host
40 16: USB3 ch0 PHY0
41 17: USB3 ch0 PHY1
42 20: USB3 ch1 PHY0
43 21: USB3 ch1 PHY1
46 Media I/O (MIO) clock, SD clock
47 -------------------------------
49 Required properties:
50 - compatible: should be one of the following:
51     "socionext,uniphier-ld4-mio-clock"  - for LD4 SoC.
52     "socionext,uniphier-pro4-mio-clock" - for Pro4 SoC.
53     "socionext,uniphier-sld8-mio-clock" - for sLD8 SoC.
54     "socionext,uniphier-pro5-sd-clock"  - for Pro5 SoC.
55     "socionext,uniphier-pxs2-sd-clock"  - for PXs2/LD6b SoC.
56     "socionext,uniphier-ld11-mio-clock" - for LD11 SoC.
57     "socionext,uniphier-ld20-sd-clock"  - for LD20 SoC.
58     "socionext,uniphier-pxs3-sd-clock"  - for PXs3 SoC
59 - #clock-cells: should be 1.
61 Example:
63         mioctrl@59810000 {
64                 compatible = "socionext,uniphier-mioctrl",
65                              "simple-mfd", "syscon";
66                 reg = <0x59810000 0x800>;
68                 clock {
69                         compatible = "socionext,uniphier-ld11-mio-clock";
70                         #clock-cells = <1>;
71                 };
73                 other nodes ...
74         };
76 Provided clocks:
78  0: SD ch0 host
79  1: eMMC host
80  2: SD ch1 host
81  7: MIO DMAC
82  8: USB2 ch0 host
83  9: USB2 ch1 host
84 10: USB2 ch2 host
85 12: USB2 ch0 PHY
86 13: USB2 ch1 PHY
87 14: USB2 ch2 PHY
90 Peripheral clock
91 ----------------
93 Required properties:
94 - compatible: should be one of the following:
95     "socionext,uniphier-ld4-peri-clock"  - for LD4 SoC.
96     "socionext,uniphier-pro4-peri-clock" - for Pro4 SoC.
97     "socionext,uniphier-sld8-peri-clock" - for sLD8 SoC.
98     "socionext,uniphier-pro5-peri-clock" - for Pro5 SoC.
99     "socionext,uniphier-pxs2-peri-clock" - for PXs2/LD6b SoC.
100     "socionext,uniphier-ld11-peri-clock" - for LD11 SoC.
101     "socionext,uniphier-ld20-peri-clock" - for LD20 SoC.
102     "socionext,uniphier-pxs3-peri-clock" - for PXs3 SoC
103 - #clock-cells: should be 1.
105 Example:
107         perictrl@59820000 {
108                 compatible = "socionext,uniphier-perictrl",
109                              "simple-mfd", "syscon";
110                 reg = <0x59820000 0x200>;
112                 clock {
113                         compatible = "socionext,uniphier-ld11-peri-clock";
114                         #clock-cells = <1>;
115                 };
117                 other nodes ...
118         };
120 Provided clocks:
122  0: UART ch0
123  1: UART ch1
124  2: UART ch2
125  3: UART ch3
126  4: I2C ch0
127  5: I2C ch1
128  6: I2C ch2
129  7: I2C ch3
130  8: I2C ch4
131  9: I2C ch5
132 10: I2C ch6