rtc: stm32: fix misspelling and misalignment issues
[linux/fpc-iii.git] / Documentation / devicetree / bindings / pci / layerscape-pci.txt
blob66df1e81e0b8d218ad39396e41be2c2d2e504f5c
1 Freescale Layerscape PCIe controller
3 This PCIe host controller is based on the Synopsys DesignWare PCIe IP
4 and thus inherits all the common properties defined in designware-pcie.txt.
6 This controller derives its clocks from the Reset Configuration Word (RCW)
7 which is used to describe the PLL settings at the time of chip-reset.
9 Also as per the available Reference Manuals, there is no specific 'version'
10 register available in the Freescale PCIe controller register set,
11 which can allow determining the underlying DesignWare PCIe controller version
12 information.
14 Required properties:
15 - compatible: should contain the platform identifier such as:
16         "fsl,ls1021a-pcie", "snps,dw-pcie"
17         "fsl,ls2080a-pcie", "fsl,ls2085a-pcie", "snps,dw-pcie"
18         "fsl,ls2088a-pcie"
19         "fsl,ls1088a-pcie"
20         "fsl,ls1046a-pcie"
21         "fsl,ls1012a-pcie"
22 - reg: base addresses and lengths of the PCIe controller register blocks.
23 - interrupts: A list of interrupt outputs of the controller. Must contain an
24   entry for each entry in the interrupt-names property.
25 - interrupt-names: Must include the following entries:
26   "intr": The interrupt that is asserted for controller interrupts
27 - fsl,pcie-scfg: Must include two entries.
28   The first entry must be a link to the SCFG device node
29   The second entry must be '0' or '1' based on physical PCIe controller index.
30   This is used to get SCFG PEXN registers
31 - dma-coherent: Indicates that the hardware IP block can ensure the coherency
32   of the data transferred from/to the IP block. This can avoid the software
33   cache flush/invalid actions, and improve the performance significantly.
35 Example:
37         pcie@3400000 {
38                 compatible = "fsl,ls1021a-pcie", "snps,dw-pcie";
39                 reg = <0x00 0x03400000 0x0 0x00010000   /* controller registers */
40                        0x40 0x00000000 0x0 0x00002000>; /* configuration space */
41                 reg-names = "regs", "config";
42                 interrupts = <GIC_SPI 177 IRQ_TYPE_LEVEL_HIGH>; /* controller interrupt */
43                 interrupt-names = "intr";
44                 fsl,pcie-scfg = <&scfg 0>;
45                 #address-cells = <3>;
46                 #size-cells = <2>;
47                 device_type = "pci";
48                 dma-coherent;
49                 num-lanes = <4>;
50                 bus-range = <0x0 0xff>;
51                 ranges = <0x81000000 0x0 0x00000000 0x40 0x00010000 0x0 0x00010000   /* downstream I/O */
52                           0xc2000000 0x0 0x20000000 0x40 0x20000000 0x0 0x20000000   /* prefetchable memory */
53                           0x82000000 0x0 0x40000000 0x40 0x40000000 0x0 0x40000000>; /* non-prefetchable memory */
54                 #interrupt-cells = <1>;
55                 interrupt-map-mask = <0 0 0 7>;
56                 interrupt-map = <0000 0 0 1 &gic GIC_SPI 91  IRQ_TYPE_LEVEL_HIGH>,
57                                 <0000 0 0 2 &gic GIC_SPI 188 IRQ_TYPE_LEVEL_HIGH>,
58                                 <0000 0 0 3 &gic GIC_SPI 190 IRQ_TYPE_LEVEL_HIGH>,
59                                 <0000 0 0 4 &gic GIC_SPI 192 IRQ_TYPE_LEVEL_HIGH>;
60         };