x86/xen: resume timer irqs early
[linux/fpc-iii.git] / arch / arm / mm / proc-v7.S
blobced046d9f825afa45170e489d9eaa8509db28270
1 /*
2  *  linux/arch/arm/mm/proc-v7.S
3  *
4  *  Copyright (C) 2001 Deep Blue Solutions Ltd.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *  This is the "shell" of the ARMv7 processor support.
11  */
12 #include <linux/init.h>
13 #include <linux/linkage.h>
14 #include <asm/assembler.h>
15 #include <asm/asm-offsets.h>
16 #include <asm/hwcap.h>
17 #include <asm/pgtable-hwdef.h>
18 #include <asm/pgtable.h>
20 #include "proc-macros.S"
22 #ifdef CONFIG_ARM_LPAE
23 #include "proc-v7-3level.S"
24 #else
25 #include "proc-v7-2level.S"
26 #endif
28 ENTRY(cpu_v7_proc_init)
29         mov     pc, lr
30 ENDPROC(cpu_v7_proc_init)
32 ENTRY(cpu_v7_proc_fin)
33         mrc     p15, 0, r0, c1, c0, 0           @ ctrl register
34         bic     r0, r0, #0x1000                 @ ...i............
35         bic     r0, r0, #0x0006                 @ .............ca.
36         mcr     p15, 0, r0, c1, c0, 0           @ disable caches
37         mov     pc, lr
38 ENDPROC(cpu_v7_proc_fin)
41  *      cpu_v7_reset(loc)
42  *
43  *      Perform a soft reset of the system.  Put the CPU into the
44  *      same state as it would be if it had been reset, and branch
45  *      to what would be the reset vector.
46  *
47  *      - loc   - location to jump to for soft reset
48  *
49  *      This code must be executed using a flat identity mapping with
50  *      caches disabled.
51  */
52         .align  5
53         .pushsection    .idmap.text, "ax"
54 ENTRY(cpu_v7_reset)
55         mrc     p15, 0, r1, c1, c0, 0           @ ctrl register
56         bic     r1, r1, #0x1                    @ ...............m
57  THUMB( bic     r1, r1, #1 << 30 )              @ SCTLR.TE (Thumb exceptions)
58         mcr     p15, 0, r1, c1, c0, 0           @ disable MMU
59         isb
60         bx      r0
61 ENDPROC(cpu_v7_reset)
62         .popsection
65  *      cpu_v7_do_idle()
66  *
67  *      Idle the processor (eg, wait for interrupt).
68  *
69  *      IRQs are already disabled.
70  */
71 ENTRY(cpu_v7_do_idle)
72         dsb                                     @ WFI may enter a low-power mode
73         wfi
74         mov     pc, lr
75 ENDPROC(cpu_v7_do_idle)
77 ENTRY(cpu_v7_dcache_clean_area)
78         ALT_SMP(W(nop))                 @ MP extensions imply L1 PTW
79         ALT_UP_B(1f)
80         mov     pc, lr
81 1:      dcache_line_size r2, r3
82 2:      mcr     p15, 0, r0, c7, c10, 1          @ clean D entry
83         add     r0, r0, r2
84         subs    r1, r1, r2
85         bhi     2b
86         dsb     ishst
87         mov     pc, lr
88 ENDPROC(cpu_v7_dcache_clean_area)
90         string  cpu_v7_name, "ARMv7 Processor"
91         .align
93 /* Suspend/resume support: derived from arch/arm/mach-s5pv210/sleep.S */
94 .globl  cpu_v7_suspend_size
95 .equ    cpu_v7_suspend_size, 4 * 8
96 #ifdef CONFIG_ARM_CPU_SUSPEND
97 ENTRY(cpu_v7_do_suspend)
98         stmfd   sp!, {r4 - r10, lr}
99         mrc     p15, 0, r4, c13, c0, 0  @ FCSE/PID
100         mrc     p15, 0, r5, c13, c0, 3  @ User r/o thread ID
101         stmia   r0!, {r4 - r5}
102 #ifdef CONFIG_MMU
103         mrc     p15, 0, r6, c3, c0, 0   @ Domain ID
104         mrc     p15, 0, r7, c2, c0, 1   @ TTB 1
105         mrc     p15, 0, r11, c2, c0, 2  @ TTB control register
106 #endif
107         mrc     p15, 0, r8, c1, c0, 0   @ Control register
108         mrc     p15, 0, r9, c1, c0, 1   @ Auxiliary control register
109         mrc     p15, 0, r10, c1, c0, 2  @ Co-processor access control
110         stmia   r0, {r6 - r11}
111         ldmfd   sp!, {r4 - r10, pc}
112 ENDPROC(cpu_v7_do_suspend)
114 ENTRY(cpu_v7_do_resume)
115         mov     ip, #0
116         mcr     p15, 0, ip, c7, c5, 0   @ invalidate I cache
117         mcr     p15, 0, ip, c13, c0, 1  @ set reserved context ID
118         ldmia   r0!, {r4 - r5}
119         mcr     p15, 0, r4, c13, c0, 0  @ FCSE/PID
120         mcr     p15, 0, r5, c13, c0, 3  @ User r/o thread ID
121         ldmia   r0, {r6 - r11}
122 #ifdef CONFIG_MMU
123         mcr     p15, 0, ip, c8, c7, 0   @ invalidate TLBs
124         mcr     p15, 0, r6, c3, c0, 0   @ Domain ID
125 #ifndef CONFIG_ARM_LPAE
126         ALT_SMP(orr     r1, r1, #TTB_FLAGS_SMP)
127         ALT_UP(orr      r1, r1, #TTB_FLAGS_UP)
128 #endif
129         mcr     p15, 0, r1, c2, c0, 0   @ TTB 0
130         mcr     p15, 0, r7, c2, c0, 1   @ TTB 1
131         mcr     p15, 0, r11, c2, c0, 2  @ TTB control register
132         ldr     r4, =PRRR               @ PRRR
133         ldr     r5, =NMRR               @ NMRR
134         mcr     p15, 0, r4, c10, c2, 0  @ write PRRR
135         mcr     p15, 0, r5, c10, c2, 1  @ write NMRR
136 #endif  /* CONFIG_MMU */
137         mrc     p15, 0, r4, c1, c0, 1   @ Read Auxiliary control register
138         teq     r4, r9                  @ Is it already set?
139         mcrne   p15, 0, r9, c1, c0, 1   @ No, so write it
140         mcr     p15, 0, r10, c1, c0, 2  @ Co-processor access control
141         isb
142         dsb
143         mov     r0, r8                  @ control register
144         b       cpu_resume_mmu
145 ENDPROC(cpu_v7_do_resume)
146 #endif
148 #ifdef CONFIG_CPU_PJ4B
149         globl_equ       cpu_pj4b_switch_mm,     cpu_v7_switch_mm
150         globl_equ       cpu_pj4b_set_pte_ext,   cpu_v7_set_pte_ext
151         globl_equ       cpu_pj4b_proc_init,     cpu_v7_proc_init
152         globl_equ       cpu_pj4b_proc_fin,      cpu_v7_proc_fin
153         globl_equ       cpu_pj4b_reset,         cpu_v7_reset
154 #ifdef CONFIG_PJ4B_ERRATA_4742
155 ENTRY(cpu_pj4b_do_idle)
156         dsb                                     @ WFI may enter a low-power mode
157         wfi
158         dsb                                     @barrier
159         mov     pc, lr
160 ENDPROC(cpu_pj4b_do_idle)
161 #else
162         globl_equ       cpu_pj4b_do_idle,       cpu_v7_do_idle
163 #endif
164         globl_equ       cpu_pj4b_dcache_clean_area,     cpu_v7_dcache_clean_area
165         globl_equ       cpu_pj4b_do_suspend,    cpu_v7_do_suspend
166         globl_equ       cpu_pj4b_do_resume,     cpu_v7_do_resume
167         globl_equ       cpu_pj4b_suspend_size,  cpu_v7_suspend_size
169 #endif
172  *      __v7_setup
174  *      Initialise TLB, Caches, and MMU state ready to switch the MMU
175  *      on.  Return in r0 the new CP15 C1 control register setting.
177  *      This should be able to cover all ARMv7 cores.
179  *      It is assumed that:
180  *      - cache type register is implemented
181  */
182 __v7_ca5mp_setup:
183 __v7_ca9mp_setup:
184 __v7_cr7mp_setup:
185         mov     r10, #(1 << 0)                  @ Cache/TLB ops broadcasting
186         b       1f
187 __v7_ca7mp_setup:
188 __v7_ca15mp_setup:
189         mov     r10, #0
191 #ifdef CONFIG_SMP
192         ALT_SMP(mrc     p15, 0, r0, c1, c0, 1)
193         ALT_UP(mov      r0, #(1 << 6))          @ fake it for UP
194         tst     r0, #(1 << 6)                   @ SMP/nAMP mode enabled?
195         orreq   r0, r0, #(1 << 6)               @ Enable SMP/nAMP mode
196         orreq   r0, r0, r10                     @ Enable CPU-specific SMP bits
197         mcreq   p15, 0, r0, c1, c0, 1
198 #endif
199         b       __v7_setup
201 __v7_pj4b_setup:
202 #ifdef CONFIG_CPU_PJ4B
204 /* Auxiliary Debug Modes Control 1 Register */
205 #define PJ4B_STATIC_BP (1 << 2) /* Enable Static BP */
206 #define PJ4B_INTER_PARITY (1 << 8) /* Disable Internal Parity Handling */
207 #define PJ4B_BCK_OFF_STREX (1 << 5) /* Enable the back off of STREX instr */
208 #define PJ4B_CLEAN_LINE (1 << 16) /* Disable data transfer for clean line */
210 /* Auxiliary Debug Modes Control 2 Register */
211 #define PJ4B_FAST_LDR (1 << 23) /* Disable fast LDR */
212 #define PJ4B_SNOOP_DATA (1 << 25) /* Do not interleave write and snoop data */
213 #define PJ4B_CWF (1 << 27) /* Disable Critical Word First feature */
214 #define PJ4B_OUTSDNG_NC (1 << 29) /* Disable outstanding non cacheable rqst */
215 #define PJ4B_L1_REP_RR (1 << 30) /* L1 replacement - Strict round robin */
216 #define PJ4B_AUX_DBG_CTRL2 (PJ4B_SNOOP_DATA | PJ4B_CWF |\
217                             PJ4B_OUTSDNG_NC | PJ4B_L1_REP_RR)
219 /* Auxiliary Functional Modes Control Register 0 */
220 #define PJ4B_SMP_CFB (1 << 1) /* Set SMP mode. Join the coherency fabric */
221 #define PJ4B_L1_PAR_CHK (1 << 2) /* Support L1 parity checking */
222 #define PJ4B_BROADCAST_CACHE (1 << 8) /* Broadcast Cache and TLB maintenance */
224 /* Auxiliary Debug Modes Control 0 Register */
225 #define PJ4B_WFI_WFE (1 << 22) /* WFI/WFE - serve the DVM and back to idle */
227         /* Auxiliary Debug Modes Control 1 Register */
228         mrc     p15, 1, r0, c15, c1, 1
229         orr     r0, r0, #PJ4B_CLEAN_LINE
230         orr     r0, r0, #PJ4B_BCK_OFF_STREX
231         orr     r0, r0, #PJ4B_INTER_PARITY
232         bic     r0, r0, #PJ4B_STATIC_BP
233         mcr     p15, 1, r0, c15, c1, 1
235         /* Auxiliary Debug Modes Control 2 Register */
236         mrc     p15, 1, r0, c15, c1, 2
237         bic     r0, r0, #PJ4B_FAST_LDR
238         orr     r0, r0, #PJ4B_AUX_DBG_CTRL2
239         mcr     p15, 1, r0, c15, c1, 2
241         /* Auxiliary Functional Modes Control Register 0 */
242         mrc     p15, 1, r0, c15, c2, 0
243 #ifdef CONFIG_SMP
244         orr     r0, r0, #PJ4B_SMP_CFB
245 #endif
246         orr     r0, r0, #PJ4B_L1_PAR_CHK
247         orr     r0, r0, #PJ4B_BROADCAST_CACHE
248         mcr     p15, 1, r0, c15, c2, 0
250         /* Auxiliary Debug Modes Control 0 Register */
251         mrc     p15, 1, r0, c15, c1, 0
252         orr     r0, r0, #PJ4B_WFI_WFE
253         mcr     p15, 1, r0, c15, c1, 0
255 #endif /* CONFIG_CPU_PJ4B */
257 __v7_setup:
258         adr     r12, __v7_setup_stack           @ the local stack
259         stmia   r12, {r0-r5, r7, r9, r11, lr}
260         bl      v7_flush_dcache_louis
261         ldmia   r12, {r0-r5, r7, r9, r11, lr}
263         mrc     p15, 0, r0, c0, c0, 0           @ read main ID register
264         and     r10, r0, #0xff000000            @ ARM?
265         teq     r10, #0x41000000
266         bne     3f
267         and     r5, r0, #0x00f00000             @ variant
268         and     r6, r0, #0x0000000f             @ revision
269         orr     r6, r6, r5, lsr #20-4           @ combine variant and revision
270         ubfx    r0, r0, #4, #12                 @ primary part number
272         /* Cortex-A8 Errata */
273         ldr     r10, =0x00000c08                @ Cortex-A8 primary part number
274         teq     r0, r10
275         bne     2f
276 #if defined(CONFIG_ARM_ERRATA_430973) && !defined(CONFIG_ARCH_MULTIPLATFORM)
278         teq     r5, #0x00100000                 @ only present in r1p*
279         mrceq   p15, 0, r10, c1, c0, 1          @ read aux control register
280         orreq   r10, r10, #(1 << 6)             @ set IBE to 1
281         mcreq   p15, 0, r10, c1, c0, 1          @ write aux control register
282 #endif
283 #ifdef CONFIG_ARM_ERRATA_458693
284         teq     r6, #0x20                       @ only present in r2p0
285         mrceq   p15, 0, r10, c1, c0, 1          @ read aux control register
286         orreq   r10, r10, #(1 << 5)             @ set L1NEON to 1
287         orreq   r10, r10, #(1 << 9)             @ set PLDNOP to 1
288         mcreq   p15, 0, r10, c1, c0, 1          @ write aux control register
289 #endif
290 #ifdef CONFIG_ARM_ERRATA_460075
291         teq     r6, #0x20                       @ only present in r2p0
292         mrceq   p15, 1, r10, c9, c0, 2          @ read L2 cache aux ctrl register
293         tsteq   r10, #1 << 22
294         orreq   r10, r10, #(1 << 22)            @ set the Write Allocate disable bit
295         mcreq   p15, 1, r10, c9, c0, 2          @ write the L2 cache aux ctrl register
296 #endif
297         b       3f
299         /* Cortex-A9 Errata */
300 2:      ldr     r10, =0x00000c09                @ Cortex-A9 primary part number
301         teq     r0, r10
302         bne     3f
303 #ifdef CONFIG_ARM_ERRATA_742230
304         cmp     r6, #0x22                       @ only present up to r2p2
305         mrcle   p15, 0, r10, c15, c0, 1         @ read diagnostic register
306         orrle   r10, r10, #1 << 4               @ set bit #4
307         mcrle   p15, 0, r10, c15, c0, 1         @ write diagnostic register
308 #endif
309 #ifdef CONFIG_ARM_ERRATA_742231
310         teq     r6, #0x20                       @ present in r2p0
311         teqne   r6, #0x21                       @ present in r2p1
312         teqne   r6, #0x22                       @ present in r2p2
313         mrceq   p15, 0, r10, c15, c0, 1         @ read diagnostic register
314         orreq   r10, r10, #1 << 12              @ set bit #12
315         orreq   r10, r10, #1 << 22              @ set bit #22
316         mcreq   p15, 0, r10, c15, c0, 1         @ write diagnostic register
317 #endif
318 #ifdef CONFIG_ARM_ERRATA_743622
319         teq     r5, #0x00200000                 @ only present in r2p*
320         mrceq   p15, 0, r10, c15, c0, 1         @ read diagnostic register
321         orreq   r10, r10, #1 << 6               @ set bit #6
322         mcreq   p15, 0, r10, c15, c0, 1         @ write diagnostic register
323 #endif
324 #if defined(CONFIG_ARM_ERRATA_751472) && defined(CONFIG_SMP)
325         ALT_SMP(cmp r6, #0x30)                  @ present prior to r3p0
326         ALT_UP_B(1f)
327         mrclt   p15, 0, r10, c15, c0, 1         @ read diagnostic register
328         orrlt   r10, r10, #1 << 11              @ set bit #11
329         mcrlt   p15, 0, r10, c15, c0, 1         @ write diagnostic register
331 #endif
333         /* Cortex-A15 Errata */
334 3:      ldr     r10, =0x00000c0f                @ Cortex-A15 primary part number
335         teq     r0, r10
336         bne     4f
338 #ifdef CONFIG_ARM_ERRATA_773022
339         cmp     r6, #0x4                        @ only present up to r0p4
340         mrcle   p15, 0, r10, c1, c0, 1          @ read aux control register
341         orrle   r10, r10, #1 << 1               @ disable loop buffer
342         mcrle   p15, 0, r10, c1, c0, 1          @ write aux control register
343 #endif
345 4:      mov     r10, #0
346         mcr     p15, 0, r10, c7, c5, 0          @ I+BTB cache invalidate
347 #ifdef CONFIG_MMU
348         mcr     p15, 0, r10, c8, c7, 0          @ invalidate I + D TLBs
349         v7_ttb_setup r10, r4, r8, r5            @ TTBCR, TTBRx setup
350         ldr     r5, =PRRR                       @ PRRR
351         ldr     r6, =NMRR                       @ NMRR
352         mcr     p15, 0, r5, c10, c2, 0          @ write PRRR
353         mcr     p15, 0, r6, c10, c2, 1          @ write NMRR
354 #endif
355         dsb                                     @ Complete invalidations
356 #ifndef CONFIG_ARM_THUMBEE
357         mrc     p15, 0, r0, c0, c1, 0           @ read ID_PFR0 for ThumbEE
358         and     r0, r0, #(0xf << 12)            @ ThumbEE enabled field
359         teq     r0, #(1 << 12)                  @ check if ThumbEE is present
360         bne     1f
361         mov     r5, #0
362         mcr     p14, 6, r5, c1, c0, 0           @ Initialize TEEHBR to 0
363         mrc     p14, 6, r0, c0, c0, 0           @ load TEECR
364         orr     r0, r0, #1                      @ set the 1st bit in order to
365         mcr     p14, 6, r0, c0, c0, 0           @ stop userspace TEEHBR access
367 #endif
368         adr     r5, v7_crval
369         ldmia   r5, {r5, r6}
370 #ifdef CONFIG_CPU_ENDIAN_BE8
371         orr     r6, r6, #1 << 25                @ big-endian page tables
372 #endif
373 #ifdef CONFIG_SWP_EMULATE
374         orr     r5, r5, #(1 << 10)              @ set SW bit in "clear"
375         bic     r6, r6, #(1 << 10)              @ clear it in "mmuset"
376 #endif
377         mrc     p15, 0, r0, c1, c0, 0           @ read control register
378         bic     r0, r0, r5                      @ clear bits them
379         orr     r0, r0, r6                      @ set them
380  THUMB( orr     r0, r0, #1 << 30        )       @ Thumb exceptions
381         mov     pc, lr                          @ return to head.S:__ret
382 ENDPROC(__v7_setup)
384         .align  2
385 __v7_setup_stack:
386         .space  4 * 11                          @ 11 registers
388         __INITDATA
390         @ define struct processor (see <asm/proc-fns.h> and proc-macros.S)
391         define_processor_functions v7, dabort=v7_early_abort, pabort=v7_pabort, suspend=1
392 #ifdef CONFIG_CPU_PJ4B
393         define_processor_functions pj4b, dabort=v7_early_abort, pabort=v7_pabort, suspend=1
394 #endif
396         .section ".rodata"
398         string  cpu_arch_name, "armv7"
399         string  cpu_elf_name, "v7"
400         .align
402         .section ".proc.info.init", #alloc, #execinstr
404         /*
405          * Standard v7 proc info content
406          */
407 .macro __v7_proc initfunc, mm_mmuflags = 0, io_mmuflags = 0, hwcaps = 0, proc_fns = v7_processor_functions
408         ALT_SMP(.long   PMD_TYPE_SECT | PMD_SECT_AP_WRITE | PMD_SECT_AP_READ | \
409                         PMD_SECT_AF | PMD_FLAGS_SMP | \mm_mmuflags)
410         ALT_UP(.long    PMD_TYPE_SECT | PMD_SECT_AP_WRITE | PMD_SECT_AP_READ | \
411                         PMD_SECT_AF | PMD_FLAGS_UP | \mm_mmuflags)
412         .long   PMD_TYPE_SECT | PMD_SECT_AP_WRITE | \
413                 PMD_SECT_AP_READ | PMD_SECT_AF | \io_mmuflags
414         W(b)    \initfunc
415         .long   cpu_arch_name
416         .long   cpu_elf_name
417         .long   HWCAP_SWP | HWCAP_HALF | HWCAP_THUMB | HWCAP_FAST_MULT | \
418                 HWCAP_EDSP | HWCAP_TLS | \hwcaps
419         .long   cpu_v7_name
420         .long   \proc_fns
421         .long   v7wbi_tlb_fns
422         .long   v6_user_fns
423         .long   v7_cache_fns
424 .endm
426 #ifndef CONFIG_ARM_LPAE
427         /*
428          * ARM Ltd. Cortex A5 processor.
429          */
430         .type   __v7_ca5mp_proc_info, #object
431 __v7_ca5mp_proc_info:
432         .long   0x410fc050
433         .long   0xff0ffff0
434         __v7_proc __v7_ca5mp_setup
435         .size   __v7_ca5mp_proc_info, . - __v7_ca5mp_proc_info
437         /*
438          * ARM Ltd. Cortex A9 processor.
439          */
440         .type   __v7_ca9mp_proc_info, #object
441 __v7_ca9mp_proc_info:
442         .long   0x410fc090
443         .long   0xff0ffff0
444         __v7_proc __v7_ca9mp_setup
445         .size   __v7_ca9mp_proc_info, . - __v7_ca9mp_proc_info
447 #endif  /* CONFIG_ARM_LPAE */
449         /*
450          * Marvell PJ4B processor.
451          */
452 #ifdef CONFIG_CPU_PJ4B
453         .type   __v7_pj4b_proc_info, #object
454 __v7_pj4b_proc_info:
455         .long   0x560f5800
456         .long   0xff0fff00
457         __v7_proc __v7_pj4b_setup, proc_fns = pj4b_processor_functions
458         .size   __v7_pj4b_proc_info, . - __v7_pj4b_proc_info
459 #endif
461         /*
462          * ARM Ltd. Cortex R7 processor.
463          */
464         .type   __v7_cr7mp_proc_info, #object
465 __v7_cr7mp_proc_info:
466         .long   0x410fc170
467         .long   0xff0ffff0
468         __v7_proc __v7_cr7mp_setup
469         .size   __v7_cr7mp_proc_info, . - __v7_cr7mp_proc_info
471         /*
472          * ARM Ltd. Cortex A7 processor.
473          */
474         .type   __v7_ca7mp_proc_info, #object
475 __v7_ca7mp_proc_info:
476         .long   0x410fc070
477         .long   0xff0ffff0
478         __v7_proc __v7_ca7mp_setup
479         .size   __v7_ca7mp_proc_info, . - __v7_ca7mp_proc_info
481         /*
482          * ARM Ltd. Cortex A15 processor.
483          */
484         .type   __v7_ca15mp_proc_info, #object
485 __v7_ca15mp_proc_info:
486         .long   0x410fc0f0
487         .long   0xff0ffff0
488         __v7_proc __v7_ca15mp_setup
489         .size   __v7_ca15mp_proc_info, . - __v7_ca15mp_proc_info
491         /*
492          * Qualcomm Inc. Krait processors.
493          */
494         .type   __krait_proc_info, #object
495 __krait_proc_info:
496         .long   0x510f0400              @ Required ID value
497         .long   0xff0ffc00              @ Mask for ID
498         /*
499          * Some Krait processors don't indicate support for SDIV and UDIV
500          * instructions in the ARM instruction set, even though they actually
501          * do support them.
502          */
503         __v7_proc __v7_setup, hwcaps = HWCAP_IDIV
504         .size   __krait_proc_info, . - __krait_proc_info
506         /*
507          * Match any ARMv7 processor core.
508          */
509         .type   __v7_proc_info, #object
510 __v7_proc_info:
511         .long   0x000f0000              @ Required ID value
512         .long   0x000f0000              @ Mask for ID
513         __v7_proc __v7_setup
514         .size   __v7_proc_info, . - __v7_proc_info