sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / arm / global_timer.txt
blobbdae3a818793cd4c05b6e8e82d5c4c03f9888ea1
2 * ARM Global Timer
3         Cortex-A9 are often associated with a per-core Global timer.
5 ** Timer node required properties:
7 - compatible : should contain
8              * "arm,cortex-a5-global-timer" for Cortex-A5 global timers.
9              * "arm,cortex-a9-global-timer" for Cortex-A9 global
10                  timers or any compatible implementation. Note: driver
11                  supports versions r2p0 and above.
13 - interrupts : One interrupt to each core
15 - reg : Specify the base address and the size of the GT timer
16         register window.
18 - clocks : Should be phandle to a clock.
20 Example:
22         timer@2c000600 {
23                 compatible = "arm,cortex-a9-global-timer";
24                 reg = <0x2c000600 0x20>;
25                 interrupts = <1 13 0xf01>;
26                 clocks = <&arm_periph_clk>;
27         };