sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / arm / msm / qcom,idle-state.txt
blob06df04cc827a5eaba364f86f6800d1c0a84773d5
1 QCOM Idle States for cpuidle driver
3 ARM provides idle-state node to define the cpuidle states, as defined in [1].
4 cpuidle-qcom is the cpuidle driver for Qualcomm SoCs and uses these idle
5 states. Idle states have different enter/exit latency and residency values.
6 The idle states supported by the QCOM SoC are defined as -
8     * Standby
9     * Retention
10     * Standalone Power Collapse (Standalone PC or SPC)
11     * Power Collapse (PC)
13 Standby: Standby does a little more in addition to architectural clock gating.
14 When the WFI instruction is executed the ARM core would gate its internal
15 clocks. In addition to gating the clocks, QCOM cpus use this instruction as a
16 trigger to execute the SPM state machine. The SPM state machine waits for the
17 interrupt to trigger the core back in to active. This triggers the cache
18 hierarchy to enter standby states, when all cpus are idle. An interrupt brings
19 the SPM state machine out of its wait, the next step is to ensure that the
20 cache hierarchy is also out of standby, and then the cpu is allowed to resume
21 execution. This state is defined as a generic ARM WFI state by the ARM cpuidle
22 driver and is not defined in the DT. The SPM state machine should be
23 configured to execute this state by default and after executing every other
24 state below.
26 Retention: Retention is a low power state where the core is clock gated and
27 the memory and the registers associated with the core are retained. The
28 voltage may be reduced to the minimum value needed to keep the processor
29 registers active. The SPM should be configured to execute the retention
30 sequence and would wait for interrupt, before restoring the cpu to execution
31 state. Retention may have a slightly higher latency than Standby.
33 Standalone PC: A cpu can power down and warmboot if there is a sufficient time
34 between the time it enters idle and the next known wake up. SPC mode is used
35 to indicate a core entering a power down state without consulting any other
36 cpu or the system resources. This helps save power only on that core.  The SPM
37 sequence for this idle state is programmed to power down the supply to the
38 core, wait for the interrupt, restore power to the core, and ensure the
39 system state including cache hierarchy is ready before allowing core to
40 resume. Applying power and resetting the core causes the core to warmboot
41 back into Elevation Level (EL) which trampolines the control back to the
42 kernel. Entering a power down state for the cpu, needs to be done by trapping
43 into a EL. Failing to do so, would result in a crash enforced by the warm boot
44 code in the EL for the SoC. On SoCs with write-back L1 cache, the cache has to
45 be flushed in s/w, before powering down the core.
47 Power Collapse: This state is similar to the SPC mode, but distinguishes
48 itself in that the cpu acknowledges and permits the SoC to enter deeper sleep
49 modes. In a hierarchical power domain SoC, this means L2 and other caches can
50 be flushed, system bus, clocks - lowered, and SoC main XO clock gated and
51 voltages reduced, provided all cpus enter this state.  Since the span of low
52 power modes possible at this state is vast, the exit latency and the residency
53 of this low power mode would be considered high even though at a cpu level,
54 this essentially is cpu power down. The SPM in this state also may handshake
55 with the Resource power manager (RPM) processor in the SoC to indicate a
56 complete application processor subsystem shut down.
58 The idle-state for QCOM SoCs are distinguished by the compatible property of
59 the idle-states device node.
61 The devicetree representation of the idle state should be -
63 Required properties:
65 - compatible: Must be one of -
66                         "qcom,idle-state-ret",
67                         "qcom,idle-state-spc",
68                         "qcom,idle-state-pc",
69                 and "arm,idle-state".
71 Other required and optional properties are specified in [1].
73 Example:
75         idle-states {
76                 CPU_SPC: spc {
77                         compatible = "qcom,idle-state-spc", "arm,idle-state";
78                         entry-latency-us = <150>;
79                         exit-latency-us = <200>;
80                         min-residency-us = <2000>;
81                 };
82         };
84 [1]. Documentation/devicetree/bindings/arm/idle-states.txt