sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / bus / mvebu-mbus.txt
blobfa6cde41b4603537aa77eb5d650558f755b96d2a
2 * Marvell MBus
4 Required properties:
6 - compatible:    Should be set to one of the following:
7                  marvell,armada370-mbus
8                  marvell,armadaxp-mbus
9                  marvell,armada375-mbus
10                  marvell,armada380-mbus
11                  marvell,kirkwood-mbus
12                  marvell,dove-mbus
13                  marvell,orion5x-88f5281-mbus
14                  marvell,orion5x-88f5182-mbus
15                  marvell,orion5x-88f5181-mbus
16                  marvell,orion5x-88f6183-mbus
17                  marvell,mv78xx0-mbus
19 - address-cells: Must be '2'. The first cell for the MBus ID encoding,
20                  the second cell for the address offset within the window.
22 - size-cells:    Must be '1'.
24 - ranges:        Must be set up to provide a proper translation for each child.
25                  See the examples below.
27 - controller:    Contains a single phandle referring to the MBus controller
28                  node. This allows to specify the node that contains the
29                  registers that control the MBus, which is typically contained
30                  within the internal register window (see below).
32 Optional properties:
34 - pcie-mem-aperture:    This optional property contains the aperture for
35                         the memory region of the PCIe driver.
36                         If it's defined, it must encode the base address and
37                         size for the address decoding windows allocated for
38                         the PCIe memory region.
40 - pcie-io-aperture:     Just as explained for the above property, this
41                         optional property contains the aperture for the
42                         I/O region of the PCIe driver.
44 * Marvell MBus controller
46 Required properties:
48 - compatible:   Should be set to "marvell,mbus-controller".
50 - reg:          Device's register space.
51                 Two or three entries are expected (see the examples below):
52                 the first one controls the devices decoding window,
53                 the second one controls the SDRAM decoding window and
54                 the third controls the MBus bridge (only with the
55                 marvell,armada370-mbus and marvell,armadaxp-mbus
56                 compatible strings)
58 Example:
60         soc {
61                 compatible = "marvell,armada370-mbus", "simple-bus";
62                 #address-cells = <2>;
63                 #size-cells = <1>;
64                 controller = <&mbusc>;
65                 pcie-mem-aperture = <0xe0000000 0x8000000>;
66                 pcie-io-aperture  = <0xe8000000 0x100000>;
68                 internal-regs {
69                         compatible = "simple-bus";
71                         mbusc: mbus-controller@20000 {
72                                 compatible = "marvell,mbus-controller";
73                                 reg = <0x20000 0x100>, <0x20180 0x20>, <0x20250 0x8>;
74                         };
76                         /* more children ...*/
77                 };
78         };
80 ** MBus address decoding window specification
82 The MBus children address space is comprised of two cells: the first one for
83 the window ID and the second one for the offset within the window.
84 In order to allow to describe valid and non-valid window entries, the
85 following encoding is used:
87   0xSIAA0000 0x00oooooo
89 Where:
91   S = 0x0 for a MBus valid window
92   S = 0xf for a non-valid window (see below)
94 If S = 0x0, then:
96    I = 4-bit window target ID
97   AA = windpw attribute
99 If S = 0xf, then:
101    I = don't care
102    AA = 1 for internal register
104 Following the above encoding, for each ranges entry for a MBus valid window
105 (S = 0x0), an address decoding window is allocated. On the other side,
106 entries for translation that do not correspond to valid windows (S = 0xf)
107 are skipped.
109         soc {
110                 compatible = "marvell,armada370-mbus", "simple-bus";
111                 #address-cells = <2>;
112                 #size-cells = <1>;
113                 controller = <&mbusc>;
115                 ranges = <0xf0010000 0 0 0xd0000000 0x100000
116                           0x01e00000 0 0 0xfff00000 0x100000>;
118                 bootrom {
119                         compatible = "marvell,bootrom";
120                         reg = <0x01e00000 0 0x100000>;
121                 };
123                 /* other children */
124                 ...
126                 internal-regs {
127                         compatible = "simple-bus";
128                         ranges = <0 0xf0010000 0 0x100000>;
130                         mbusc: mbus-controller@20000 {
131                                 compatible = "marvell,mbus-controller";
132                                 reg = <0x20000 0x100>, <0x20180 0x20>, <0x20250 0x8>;
133                         };
135                         /* more children ...*/
136                 };
137         };
139 In the shown example, the translation entry in the 'ranges' property is what
140 makes the MBus driver create a static decoding window for the corresponding
141 given child device. Note that the binding does not require child nodes to be
142 present. Of course, child nodes are needed to probe the devices.
144 Since each window is identified by its target ID and attribute ID there's
145 a special macro that can be use to simplify the translation entries:
147 #define MBUS_ID(target,attributes) (((target) << 24) | ((attributes) << 16))
149 Using this macro, the above example would be:
151         soc {
152                 compatible = "marvell,armada370-mbus", "simple-bus";
153                 #address-cells = <2>;
154                 #size-cells = <1>;
155                 controller = <&mbusc>;
157                 ranges = < MBUS_ID(0xf0, 0x01) 0 0 0xd0000000 0x100000
158                            MBUS_ID(0x01, 0xe0) 0 0 0xfff00000 0x100000>;
160                 bootrom {
161                         compatible = "marvell,bootrom";
162                         reg = <MBUS_ID(0x01, 0xe0) 0 0x100000>;
163                 };
165                 /* other children */
166                 ...
168                 internal-regs {
169                         compatible = "simple-bus";
170                         #address-cells = <1>;
171                         #size-cells = <1>;
172                         ranges = <0 MBUS_ID(0xf0, 0x01) 0 0x100000>;
174                         mbusc: mbus-controller@20000 {
175                                 compatible = "marvell,mbus-controller";
176                                 reg = <0x20000 0x100>, <0x20180 0x20>, <0x20250 0x8>;
177                         };
179                         /* other children */
180                         ...
181                 };
182         };
185 ** About the window base address
187 Remember the MBus controller allows a great deal of flexibility for choosing
188 the decoding window base address. When planning the device tree layout it's
189 possible to choose any address as the base address, provided of course there's
190 a region large enough available, and with the required alignment.
192 Yet in other words: there's nothing preventing us from setting a base address
193 of 0xf0000000, or 0xd0000000 for the NOR device shown above, if such region is
194 unused.
196 ** Window allocation policy
198 The mbus-node ranges property defines a set of mbus windows that are expected
199 to be set by the operating system and that are guaranteed to be free of overlaps
200 with one another or with the system memory ranges.
202 Each entry in the property refers to exactly one window. If the operating system
203 chooses to use a different set of mbus windows, it must ensure that any address
204 translations performed from downstream devices are adapted accordingly.
206 The operating system may insert additional mbus windows that do not conflict
207 with the ones listed in the ranges, e.g. for mapping PCIe devices.
208 As a special case, the internal register window must be set up by the boot
209 loader at the address listed in the ranges property, since access to that region
210 is needed to set up the other windows.
212 ** Example
214 See the example below, where a more complete device tree is shown:
216         soc {
217                 compatible = "marvell,armadaxp-mbus", "simple-bus";
218                 controller = <&mbusc>;
220                 ranges = <MBUS_ID(0xf0, 0x01) 0 0 0xd0000000 0x100000   /* internal-regs */
221                           MBUS_ID(0x01, 0x1d) 0 0 0xfff00000 0x100000
222                           MBUS_ID(0x01, 0x2f) 0 0 0xf0000000 0x8000000>;
224                 bootrom {
225                         compatible = "marvell,bootrom";
226                         reg = <MBUS_ID(0x01, 0x1d) 0 0x100000>;
227                 };
229                 devbus-bootcs {
230                         status = "okay";
231                         ranges = <0 MBUS_ID(0x01, 0x2f) 0 0x8000000>;
233                         /* NOR */
234                         nor {
235                                 compatible = "cfi-flash";
236                                 reg = <0 0x8000000>;
237                                 bank-width = <2>;
238                         };
239                 };
241                 pcie-controller {
242                         compatible = "marvell,armada-xp-pcie";
243                         status = "okay";
244                         device_type = "pci";
246                         #address-cells = <3>;
247                         #size-cells = <2>;
249                         ranges =
250                                <0x82000000 0 0x40000 MBUS_ID(0xf0, 0x01) 0x40000 0 0x00002000   /* Port 0.0 registers */
251                                 0x82000000 0 0x42000 MBUS_ID(0xf0, 0x01) 0x42000 0 0x00002000   /* Port 2.0 registers */
252                                 0x82000000 0 0x44000 MBUS_ID(0xf0, 0x01) 0x44000 0 0x00002000   /* Port 0.1 registers */
253                                 0x82000000 0 0x48000 MBUS_ID(0xf0, 0x01) 0x48000 0 0x00002000   /* Port 0.2 registers */
254                                 0x82000000 0 0x4c000 MBUS_ID(0xf0, 0x01) 0x4c000 0 0x00002000   /* Port 0.3 registers */
255                                 0x82000800 0 0xe0000000 MBUS_ID(0x04, 0xe8) 0xe0000000 0 0x08000000 /* Port 0.0 MEM */
256                                 0x81000800 0 0          MBUS_ID(0x04, 0xe0) 0xe8000000 0 0x00100000 /* Port 0.0 IO */>;
259                         pcie@1,0 {
260                                 /* Port 0, Lane 0 */
261                                 status = "okay";
262                         };
263                 };
265                 internal-regs {
266                         compatible = "simple-bus";
267                         #address-cells = <1>;
268                         #size-cells = <1>;
269                         ranges = <0 MBUS_ID(0xf0, 0x01) 0 0x100000>;
271                         mbusc: mbus-controller@20000 {
272                                 reg = <0x20000 0x100>, <0x20180 0x20>, <0x20250 0x8>;
273                         };
275                         interrupt-controller@20000 {
276                               reg = <0x20a00 0x2d0>, <0x21070 0x58>;
277                         };
278                 };
279         };