sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / display / fsl,dcu.txt
blob63ec2a624aa9455a3d4c41ff8eca165e4587c96d
1 Device Tree bindings for Freescale DCU DRM Driver
3 Required properties:
4 - compatible:           Should be one of
5         * "fsl,ls1021a-dcu".
6         * "fsl,vf610-dcu".
8 - reg:                  Address and length of the register set for dcu.
9 - clocks:               Handle to "dcu" and "pix" clock (in the order below)
10                         This can be the same clock (e.g. LS1021a)
11                         See ../clocks/clock-bindings.txt for details.
12 - clock-names:          Should be "dcu" and "pix"
13                         See ../clocks/clock-bindings.txt for details.
14 - big-endian            Boolean property, LS1021A DCU registers are big-endian.
15 - port                  Video port for the panel output
17 Optional properties:
18 - fsl,tcon:             The phandle to the timing controller node.
20 Examples:
21 dcu: dcu@2ce0000 {
22         compatible = "fsl,ls1021a-dcu";
23         reg = <0x0 0x2ce0000 0x0 0x10000>;
24         clocks = <&platform_clk 0>, <&platform_clk 0>;
25         clock-names = "dcu", "pix";
26         big-endian;
27         fsl,tcon = <&tcon>;
29         port {
30                 dcu_out: endpoint {
31                         remote-endpoint = <&panel_out>;
32              };
33         };