sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / display / renesas,du.txt
blob1a02f099a0ff0a3ac459c752ea8031ef8d88b9f0
1 * Renesas R-Car Display Unit (DU)
3 Required Properties:
5   - compatible: must be one of the following.
6     - "renesas,du-r8a7779" for R8A7779 (R-Car H1) compatible DU
7     - "renesas,du-r8a7790" for R8A7790 (R-Car H2) compatible DU
8     - "renesas,du-r8a7791" for R8A7791 (R-Car M2-W) compatible DU
9     - "renesas,du-r8a7792" for R8A7792 (R-Car V2H) compatible DU
10     - "renesas,du-r8a7793" for R8A7793 (R-Car M2-N) compatible DU
11     - "renesas,du-r8a7794" for R8A7794 (R-Car E2) compatible DU
12     - "renesas,du-r8a7795" for R8A7795 (R-Car H3) compatible DU
13     - "renesas,du-r8a7796" for R8A7796 (R-Car M3-W) compatible DU
15   - reg: A list of base address and length of each memory resource, one for
16     each entry in the reg-names property.
17   - reg-names: Name of the memory resources. The DU requires one memory
18     resource for the DU core (named "du") and one memory resource for each
19     LVDS encoder (named "lvds.x" with "x" being the LVDS controller numerical
20     index).
22   - interrupt-parent: phandle of the parent interrupt controller.
23   - interrupts: Interrupt specifiers for the DU interrupts.
25   - clocks: A list of phandles + clock-specifier pairs, one for each entry in
26     the clock-names property.
27   - clock-names: Name of the clocks. This property is model-dependent.
28     - R8A7779 uses a single functional clock. The clock doesn't need to be
29       named.
30     - R8A779[0123456] use one functional clock per channel and one clock per
31       LVDS encoder (if available). The functional clocks must be named "du.x"
32       with "x" being the channel numerical index. The LVDS clocks must be
33       named "lvds.x" with "x" being the LVDS encoder numerical index.
34     - In addition to the functional and encoder clocks, all DU versions also
35       support externally supplied pixel clocks. Those clocks are optional.
36       When supplied they must be named "dclkin.x" with "x" being the input
37       clock numerical index.
39 Required nodes:
41 The connections to the DU output video ports are modeled using the OF graph
42 bindings specified in Documentation/devicetree/bindings/graph.txt.
44 The following table lists for each supported model the port number
45 corresponding to each DU output.
47                 Port 0          Port1           Port2           Port3
48 -----------------------------------------------------------------------------
49  R8A7779 (H1)   DPAD 0          DPAD 1          -               -
50  R8A7790 (H2)   DPAD            LVDS 0          LVDS 1          -
51  R8A7791 (M2-W) DPAD            LVDS 0          -               -
52  R8A7792 (V2H)  DPAD 0          DPAD 1          -               -
53  R8A7793 (M2-N) DPAD            LVDS 0          -               -
54  R8A7794 (E2)   DPAD 0          DPAD 1          -               -
55  R8A7795 (H3)   DPAD            HDMI 0          HDMI 1          LVDS
56  R8A7796 (M3-W) DPAD            HDMI            LVDS            -
59 Example: R8A7790 (R-Car H2) DU
61         du: du@feb00000 {
62                 compatible = "renesas,du-r8a7790";
63                 reg = <0 0xfeb00000 0 0x70000>,
64                       <0 0xfeb90000 0 0x1c>,
65                       <0 0xfeb94000 0 0x1c>;
66                 reg-names = "du", "lvds.0", "lvds.1";
67                 interrupt-parent = <&gic>;
68                 interrupts = <0 256 IRQ_TYPE_LEVEL_HIGH>,
69                              <0 268 IRQ_TYPE_LEVEL_HIGH>,
70                              <0 269 IRQ_TYPE_LEVEL_HIGH>;
71                 clocks = <&mstp7_clks R8A7790_CLK_DU0>,
72                          <&mstp7_clks R8A7790_CLK_DU1>,
73                          <&mstp7_clks R8A7790_CLK_DU2>,
74                          <&mstp7_clks R8A7790_CLK_LVDS0>,
75                          <&mstp7_clks R8A7790_CLK_LVDS1>;
76                 clock-names = "du.0", "du.1", "du.2", "lvds.0", "lvds.1";
78                 ports {
79                         #address-cells = <1>;
80                         #size-cells = <0>;
82                         port@0 {
83                                 reg = <0>;
84                                 du_out_rgb: endpoint {
85                                 };
86                         };
87                         port@1 {
88                                 reg = <1>;
89                                 du_out_lvds0: endpoint {
90                                 };
91                         };
92                         port@2 {
93                                 reg = <2>;
94                                 du_out_lvds1: endpoint {
95                                 };
96                         };
97                 };
98         };