sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / display / ti / ti,dra7-dss.txt
blobc30f9ec189ed612cf1ab79de9e7a4ea4c427f1b8
1 Texas Instruments DRA7x Display Subsystem
2 =========================================
4 See Documentation/devicetree/bindings/display/ti/ti,omap-dss.txt for generic
5 description about OMAP Display Subsystem bindings.
7 DSS Core
8 --------
10 Required properties:
11 - compatible: "ti,dra7-dss"
12 - reg: address and length of the register spaces for 'dss'
13 - ti,hwmods: "dss_core"
14 - clocks: handle to fclk
15 - clock-names: "fck"
16 - syscon: phandle to control module core syscon node
18 Optional properties:
20 Some DRA7xx SoCs have one dedicated video PLL, some have two. These properties
21 can be used to describe the video PLLs:
23 - reg: address and length of the register spaces for 'pll1_clkctrl',
24   'pll1', 'pll2_clkctrl', 'pll2'
25 - clocks: handle to video1 pll clock and video2 pll clock
26 - clock-names: "video1_clk" and "video2_clk"
28 Required nodes:
29 - DISPC
31 Optional nodes:
32 - DSS Submodules: HDMI
33 - Video port for DPI output
35 DPI Endpoint required properties:
36 - data-lines: number of lines used
39 DISPC
40 -----
42 Required properties:
43 - compatible: "ti,dra7-dispc"
44 - reg: address and length of the register space
45 - ti,hwmods: "dss_dispc"
46 - interrupts: the DISPC interrupt
47 - clocks: handle to fclk
48 - clock-names: "fck"
50 HDMI
51 ----
53 Required properties:
54 - compatible: "ti,dra7-hdmi"
55 - reg: addresses and lengths of the register spaces for 'wp', 'pll', 'phy',
56        'core'
57 - reg-names: "wp", "pll", "phy", "core"
58 - interrupts: the HDMI interrupt line
59 - ti,hwmods: "dss_hdmi"
60 - vdda-supply: vdda power supply
61 - clocks: handles to fclk and pll clock
62 - clock-names: "fck", "sys_clk"
64 Optional nodes:
65 - Video port for HDMI output
67 HDMI Endpoint optional properties:
68 - lanes: list of 8 pin numbers for the HDMI lanes: CLK+, CLK-, D0+, D0-,
69   D1+, D1-, D2+, D2-. (default: 0,1,2,3,4,5,6,7)