sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / devicetree / bindings / interrupt-controller / axis,crisv32-intc.txt
blobe8b123b0a5e6c7928723b9729e4d628d3dc74f9d
1 * CRISv32 Interrupt Controller
3 Interrupt controller for the CRISv32 SoCs.
5 Main node required properties:
7 - compatible : should be:
8         "axis,crisv32-intc"
9 - interrupt-controller : Identifies the node as an interrupt controller
10 - #interrupt-cells : Specifies the number of cells needed to encode an
11   interrupt source. The type shall be a <u32> and the value shall be 1.
12 - reg: physical base address and size of the intc registers map.
14 Example:
16         intc: interrupt-controller {
17                 compatible = "axis,crisv32-intc";
18                 reg = <0xb001c000 0x1000>;
19                 interrupt-controller;
20                 #interrupt-cells = <1>;
21         };