sh_eth: fix EESIPR values for SH77{34|63}
[linux/fpc-iii.git] / Documentation / mtd / nand / pxa3xx-nand.txt
blob1074cbc67ec682735d31c9bb73597910f2437c7d
2 About this document
3 ===================
5 Some notes about Marvell's NAND controller available in PXA and Armada 370/XP
6 SoC (aka NFCv1 and NFCv2), with an emphasis on the latter.
8 NFCv2 controller background
9 ===========================
11 The controller has a 2176 bytes FIFO buffer. Therefore, in order to support
12 larger pages, I/O operations on 4 KiB and 8 KiB pages is done with a set of
13 chunked transfers.
15 For instance, if we choose a 2048 data chunk and set "BCH" ECC (see below)
16 we'll have this layout in the pages:
18   ------------------------------------------------------------------------------
19   | 2048B data | 32B spare | 30B ECC || 2048B data | 32B spare | 30B ECC | ... |
20   ------------------------------------------------------------------------------
22 The driver reads the data and spare portions independently and builds an internal
23 buffer with this layout (in the 4 KiB page case):
25   ------------------------------------------
26   |     4096B data     |     64B spare     |
27   ------------------------------------------
29 Also, for the READOOB command the driver disables the ECC and reads a 'spare + ECC'
30 OOB, one per chunk read.
32   -------------------------------------------------------------------
33   |     4096B data     |  32B spare | 30B ECC | 32B spare | 30B ECC |
34   -------------------------------------------------------------------
36 So, in order to achieve reading (for instance), we issue several READ0 commands
37 (with some additional controller-specific magic) and read two chunks of 2080B
38 (2048 data + 32 spare) each.
39 The driver accommodates this data to expose the NAND core a contiguous buffer
40 (4096 data + spare) or (4096 + spare + ECC + spare + ECC).
42 ECC
43 ===
45 The controller has built-in hardware ECC capabilities. In addition it is
46 configurable between two modes: 1) Hamming, 2) BCH.
48 Note that the actual BCH mode: BCH-4 or BCH-8 will depend on the way
49 the controller is configured to transfer the data.
51 In the BCH mode the ECC code will be calculated for each transferred chunk
52 and expected to be located (when reading/programming) right after the spare
53 bytes as the figure above shows.
55 So, repeating the above scheme, a 2048B data chunk will be followed by 32B
56 spare, and then the ECC controller will read/write the ECC code (30B in
57 this case):
59   ------------------------------------
60   | 2048B data | 32B spare | 30B ECC |
61   ------------------------------------
63 If the ECC mode is 'BCH' then the ECC is *always* 30 bytes long.
64 If the ECC mode is 'Hamming' the ECC is 6 bytes long, for each 512B block.
65 So in Hamming mode, a 2048B page will have a 24B ECC.
67 Despite all of the above, the controller requires the driver to only read or
68 write in multiples of 8-bytes, because the data buffer is 64-bits.
70 OOB
71 ===
73 Because of the above scheme, and because the "spare" OOB is really located in
74 the middle of a page, spare OOB cannot be read or write independently of the
75 data area. In other words, in order to read the OOB (aka READOOB), the entire
76 page (aka READ0) has to be read.
78 In the same sense, in order to write to the spare OOB the driver has to write
79 an *entire* page.
81 Factory bad blocks handling
82 ===========================
84 Given the ECC BCH requires to layout the device's pages in a split
85 data/OOB/data/OOB way, the controller has a view of the flash page that's
86 different from the specified (aka the manufacturer's) view. In other words,
88 Factory view:
90   -----------------------------------------------
91   |                    Data           |x  OOB   |
92   -----------------------------------------------
94 Driver's view:
96   -----------------------------------------------
97   |      Data      | OOB |      Data   x  | OOB |
98   -----------------------------------------------
100 It can be seen from the above, that the factory bad block marker must be
101 searched within the 'data' region, and not in the usual OOB region.
103 In addition, this means under regular usage the driver will write such
104 position (since it belongs to the data region) and every used block is
105 likely to be marked as bad.
107 For this reason, marking the block as bad in the OOB is explicitly
108 disabled by using the NAND_BBT_NO_OOB_BBM option in the driver. The rationale
109 for this is that there's no point in marking a block as bad, because good
110 blocks are also 'marked as bad' (in the OOB BBM sense) under normal usage.
112 Instead, the driver relies on the bad block table alone, and should only perform
113 the bad block scan on the very first time (when the device hasn't been used).