2 * PCIe host controller driver for Samsung EXYNOS SoCs
4 * Copyright (C) 2013 Samsung Electronics Co., Ltd.
5 * http://www.samsung.com
7 * Author: Jingoo Han <jg1.han@samsung.com>
9 * This program is free software; you can redistribute it and/or modify
10 * it under the terms of the GNU General Public License version 2 as
11 * published by the Free Software Foundation.
14 #include <linux/clk.h>
15 #include <linux/delay.h>
16 #include <linux/gpio.h>
17 #include <linux/interrupt.h>
18 #include <linux/kernel.h>
19 #include <linux/module.h>
20 #include <linux/of_gpio.h>
21 #include <linux/pci.h>
22 #include <linux/platform_device.h>
23 #include <linux/resource.h>
24 #include <linux/signal.h>
25 #include <linux/types.h>
27 #include "pcie-designware.h"
29 #define to_exynos_pcie(x) container_of(x, struct exynos_pcie, pp)
32 void __iomem
*elbi_base
;
33 void __iomem
*phy_base
;
34 void __iomem
*block_base
;
41 /* PCIe ELBI registers */
42 #define PCIE_IRQ_PULSE 0x000
43 #define IRQ_INTA_ASSERT (0x1 << 0)
44 #define IRQ_INTB_ASSERT (0x1 << 2)
45 #define IRQ_INTC_ASSERT (0x1 << 4)
46 #define IRQ_INTD_ASSERT (0x1 << 6)
47 #define PCIE_IRQ_LEVEL 0x004
48 #define PCIE_IRQ_SPECIAL 0x008
49 #define PCIE_IRQ_EN_PULSE 0x00c
50 #define PCIE_IRQ_EN_LEVEL 0x010
51 #define IRQ_MSI_ENABLE (0x1 << 2)
52 #define PCIE_IRQ_EN_SPECIAL 0x014
53 #define PCIE_PWR_RESET 0x018
54 #define PCIE_CORE_RESET 0x01c
55 #define PCIE_CORE_RESET_ENABLE (0x1 << 0)
56 #define PCIE_STICKY_RESET 0x020
57 #define PCIE_NONSTICKY_RESET 0x024
58 #define PCIE_APP_INIT_RESET 0x028
59 #define PCIE_APP_LTSSM_ENABLE 0x02c
60 #define PCIE_ELBI_RDLH_LINKUP 0x064
61 #define PCIE_ELBI_LTSSM_ENABLE 0x1
62 #define PCIE_ELBI_SLV_AWMISC 0x11c
63 #define PCIE_ELBI_SLV_ARMISC 0x120
64 #define PCIE_ELBI_SLV_DBI_ENABLE (0x1 << 21)
66 /* PCIe Purple registers */
67 #define PCIE_PHY_GLOBAL_RESET 0x000
68 #define PCIE_PHY_COMMON_RESET 0x004
69 #define PCIE_PHY_CMN_REG 0x008
70 #define PCIE_PHY_MAC_RESET 0x00c
71 #define PCIE_PHY_PLL_LOCKED 0x010
72 #define PCIE_PHY_TRSVREG_RESET 0x020
73 #define PCIE_PHY_TRSV_RESET 0x024
75 /* PCIe PHY registers */
76 #define PCIE_PHY_IMPEDANCE 0x004
77 #define PCIE_PHY_PLL_DIV_0 0x008
78 #define PCIE_PHY_PLL_BIAS 0x00c
79 #define PCIE_PHY_DCC_FEEDBACK 0x014
80 #define PCIE_PHY_PLL_DIV_1 0x05c
81 #define PCIE_PHY_COMMON_POWER 0x064
82 #define PCIE_PHY_COMMON_PD_CMN (0x1 << 3)
83 #define PCIE_PHY_TRSV0_EMP_LVL 0x084
84 #define PCIE_PHY_TRSV0_DRV_LVL 0x088
85 #define PCIE_PHY_TRSV0_RXCDR 0x0ac
86 #define PCIE_PHY_TRSV0_POWER 0x0c4
87 #define PCIE_PHY_TRSV0_PD_TSV (0x1 << 7)
88 #define PCIE_PHY_TRSV0_LVCC 0x0dc
89 #define PCIE_PHY_TRSV1_EMP_LVL 0x144
90 #define PCIE_PHY_TRSV1_RXCDR 0x16c
91 #define PCIE_PHY_TRSV1_POWER 0x184
92 #define PCIE_PHY_TRSV1_PD_TSV (0x1 << 7)
93 #define PCIE_PHY_TRSV1_LVCC 0x19c
94 #define PCIE_PHY_TRSV2_EMP_LVL 0x204
95 #define PCIE_PHY_TRSV2_RXCDR 0x22c
96 #define PCIE_PHY_TRSV2_POWER 0x244
97 #define PCIE_PHY_TRSV2_PD_TSV (0x1 << 7)
98 #define PCIE_PHY_TRSV2_LVCC 0x25c
99 #define PCIE_PHY_TRSV3_EMP_LVL 0x2c4
100 #define PCIE_PHY_TRSV3_RXCDR 0x2ec
101 #define PCIE_PHY_TRSV3_POWER 0x304
102 #define PCIE_PHY_TRSV3_PD_TSV (0x1 << 7)
103 #define PCIE_PHY_TRSV3_LVCC 0x31c
105 static inline void exynos_elb_writel(struct exynos_pcie
*pcie
, u32 val
, u32 reg
)
107 writel(val
, pcie
->elbi_base
+ reg
);
110 static inline u32
exynos_elb_readl(struct exynos_pcie
*pcie
, u32 reg
)
112 return readl(pcie
->elbi_base
+ reg
);
115 static inline void exynos_phy_writel(struct exynos_pcie
*pcie
, u32 val
, u32 reg
)
117 writel(val
, pcie
->phy_base
+ reg
);
120 static inline u32
exynos_phy_readl(struct exynos_pcie
*pcie
, u32 reg
)
122 return readl(pcie
->phy_base
+ reg
);
125 static inline void exynos_blk_writel(struct exynos_pcie
*pcie
, u32 val
, u32 reg
)
127 writel(val
, pcie
->block_base
+ reg
);
130 static inline u32
exynos_blk_readl(struct exynos_pcie
*pcie
, u32 reg
)
132 return readl(pcie
->block_base
+ reg
);
135 static void exynos_pcie_sideband_dbi_w_mode(struct pcie_port
*pp
, bool on
)
138 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
141 val
= exynos_elb_readl(exynos_pcie
, PCIE_ELBI_SLV_AWMISC
);
142 val
|= PCIE_ELBI_SLV_DBI_ENABLE
;
143 exynos_elb_writel(exynos_pcie
, val
, PCIE_ELBI_SLV_AWMISC
);
145 val
= exynos_elb_readl(exynos_pcie
, PCIE_ELBI_SLV_AWMISC
);
146 val
&= ~PCIE_ELBI_SLV_DBI_ENABLE
;
147 exynos_elb_writel(exynos_pcie
, val
, PCIE_ELBI_SLV_AWMISC
);
151 static void exynos_pcie_sideband_dbi_r_mode(struct pcie_port
*pp
, bool on
)
154 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
157 val
= exynos_elb_readl(exynos_pcie
, PCIE_ELBI_SLV_ARMISC
);
158 val
|= PCIE_ELBI_SLV_DBI_ENABLE
;
159 exynos_elb_writel(exynos_pcie
, val
, PCIE_ELBI_SLV_ARMISC
);
161 val
= exynos_elb_readl(exynos_pcie
, PCIE_ELBI_SLV_ARMISC
);
162 val
&= ~PCIE_ELBI_SLV_DBI_ENABLE
;
163 exynos_elb_writel(exynos_pcie
, val
, PCIE_ELBI_SLV_ARMISC
);
167 static void exynos_pcie_assert_core_reset(struct pcie_port
*pp
)
170 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
172 val
= exynos_elb_readl(exynos_pcie
, PCIE_CORE_RESET
);
173 val
&= ~PCIE_CORE_RESET_ENABLE
;
174 exynos_elb_writel(exynos_pcie
, val
, PCIE_CORE_RESET
);
175 exynos_elb_writel(exynos_pcie
, 0, PCIE_PWR_RESET
);
176 exynos_elb_writel(exynos_pcie
, 0, PCIE_STICKY_RESET
);
177 exynos_elb_writel(exynos_pcie
, 0, PCIE_NONSTICKY_RESET
);
180 static void exynos_pcie_deassert_core_reset(struct pcie_port
*pp
)
183 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
185 val
= exynos_elb_readl(exynos_pcie
, PCIE_CORE_RESET
);
186 val
|= PCIE_CORE_RESET_ENABLE
;
188 exynos_elb_writel(exynos_pcie
, val
, PCIE_CORE_RESET
);
189 exynos_elb_writel(exynos_pcie
, 1, PCIE_STICKY_RESET
);
190 exynos_elb_writel(exynos_pcie
, 1, PCIE_NONSTICKY_RESET
);
191 exynos_elb_writel(exynos_pcie
, 1, PCIE_APP_INIT_RESET
);
192 exynos_elb_writel(exynos_pcie
, 0, PCIE_APP_INIT_RESET
);
193 exynos_blk_writel(exynos_pcie
, 1, PCIE_PHY_MAC_RESET
);
196 static void exynos_pcie_assert_phy_reset(struct pcie_port
*pp
)
198 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
200 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_MAC_RESET
);
201 exynos_blk_writel(exynos_pcie
, 1, PCIE_PHY_GLOBAL_RESET
);
204 static void exynos_pcie_deassert_phy_reset(struct pcie_port
*pp
)
206 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
208 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_GLOBAL_RESET
);
209 exynos_elb_writel(exynos_pcie
, 1, PCIE_PWR_RESET
);
210 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_COMMON_RESET
);
211 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_CMN_REG
);
212 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_TRSVREG_RESET
);
213 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_TRSV_RESET
);
216 static void exynos_pcie_power_on_phy(struct pcie_port
*pp
)
219 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
221 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_COMMON_POWER
);
222 val
&= ~PCIE_PHY_COMMON_PD_CMN
;
223 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_COMMON_POWER
);
225 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV0_POWER
);
226 val
&= ~PCIE_PHY_TRSV0_PD_TSV
;
227 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV0_POWER
);
229 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV1_POWER
);
230 val
&= ~PCIE_PHY_TRSV1_PD_TSV
;
231 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV1_POWER
);
233 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV2_POWER
);
234 val
&= ~PCIE_PHY_TRSV2_PD_TSV
;
235 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV2_POWER
);
237 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV3_POWER
);
238 val
&= ~PCIE_PHY_TRSV3_PD_TSV
;
239 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV3_POWER
);
242 static void exynos_pcie_power_off_phy(struct pcie_port
*pp
)
245 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
247 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_COMMON_POWER
);
248 val
|= PCIE_PHY_COMMON_PD_CMN
;
249 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_COMMON_POWER
);
251 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV0_POWER
);
252 val
|= PCIE_PHY_TRSV0_PD_TSV
;
253 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV0_POWER
);
255 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV1_POWER
);
256 val
|= PCIE_PHY_TRSV1_PD_TSV
;
257 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV1_POWER
);
259 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV2_POWER
);
260 val
|= PCIE_PHY_TRSV2_PD_TSV
;
261 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV2_POWER
);
263 val
= exynos_phy_readl(exynos_pcie
, PCIE_PHY_TRSV3_POWER
);
264 val
|= PCIE_PHY_TRSV3_PD_TSV
;
265 exynos_phy_writel(exynos_pcie
, val
, PCIE_PHY_TRSV3_POWER
);
268 static void exynos_pcie_init_phy(struct pcie_port
*pp
)
270 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
272 /* DCC feedback control off */
273 exynos_phy_writel(exynos_pcie
, 0x29, PCIE_PHY_DCC_FEEDBACK
);
275 /* set TX/RX impedance */
276 exynos_phy_writel(exynos_pcie
, 0xd5, PCIE_PHY_IMPEDANCE
);
278 /* set 50Mhz PHY clock */
279 exynos_phy_writel(exynos_pcie
, 0x14, PCIE_PHY_PLL_DIV_0
);
280 exynos_phy_writel(exynos_pcie
, 0x12, PCIE_PHY_PLL_DIV_1
);
282 /* set TX Differential output for lane 0 */
283 exynos_phy_writel(exynos_pcie
, 0x7f, PCIE_PHY_TRSV0_DRV_LVL
);
285 /* set TX Pre-emphasis Level Control for lane 0 to minimum */
286 exynos_phy_writel(exynos_pcie
, 0x0, PCIE_PHY_TRSV0_EMP_LVL
);
288 /* set RX clock and data recovery bandwidth */
289 exynos_phy_writel(exynos_pcie
, 0xe7, PCIE_PHY_PLL_BIAS
);
290 exynos_phy_writel(exynos_pcie
, 0x82, PCIE_PHY_TRSV0_RXCDR
);
291 exynos_phy_writel(exynos_pcie
, 0x82, PCIE_PHY_TRSV1_RXCDR
);
292 exynos_phy_writel(exynos_pcie
, 0x82, PCIE_PHY_TRSV2_RXCDR
);
293 exynos_phy_writel(exynos_pcie
, 0x82, PCIE_PHY_TRSV3_RXCDR
);
295 /* change TX Pre-emphasis Level Control for lanes */
296 exynos_phy_writel(exynos_pcie
, 0x39, PCIE_PHY_TRSV0_EMP_LVL
);
297 exynos_phy_writel(exynos_pcie
, 0x39, PCIE_PHY_TRSV1_EMP_LVL
);
298 exynos_phy_writel(exynos_pcie
, 0x39, PCIE_PHY_TRSV2_EMP_LVL
);
299 exynos_phy_writel(exynos_pcie
, 0x39, PCIE_PHY_TRSV3_EMP_LVL
);
302 exynos_phy_writel(exynos_pcie
, 0x20, PCIE_PHY_TRSV0_LVCC
);
303 exynos_phy_writel(exynos_pcie
, 0xa0, PCIE_PHY_TRSV1_LVCC
);
304 exynos_phy_writel(exynos_pcie
, 0xa0, PCIE_PHY_TRSV2_LVCC
);
305 exynos_phy_writel(exynos_pcie
, 0xa0, PCIE_PHY_TRSV3_LVCC
);
308 static void exynos_pcie_assert_reset(struct pcie_port
*pp
)
310 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
312 if (exynos_pcie
->reset_gpio
>= 0)
313 devm_gpio_request_one(pp
->dev
, exynos_pcie
->reset_gpio
,
314 GPIOF_OUT_INIT_HIGH
, "RESET");
318 static int exynos_pcie_establish_link(struct pcie_port
*pp
)
322 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
324 if (dw_pcie_link_up(pp
)) {
325 dev_err(pp
->dev
, "Link already up\n");
329 /* assert reset signals */
330 exynos_pcie_assert_core_reset(pp
);
331 exynos_pcie_assert_phy_reset(pp
);
333 /* de-assert phy reset */
334 exynos_pcie_deassert_phy_reset(pp
);
337 exynos_pcie_power_on_phy(pp
);
340 exynos_pcie_init_phy(pp
);
342 /* pulse for common reset */
343 exynos_blk_writel(exynos_pcie
, 1, PCIE_PHY_COMMON_RESET
);
345 exynos_blk_writel(exynos_pcie
, 0, PCIE_PHY_COMMON_RESET
);
347 /* de-assert core reset */
348 exynos_pcie_deassert_core_reset(pp
);
350 /* setup root complex */
351 dw_pcie_setup_rc(pp
);
353 /* assert reset signal */
354 exynos_pcie_assert_reset(pp
);
356 /* assert LTSSM enable */
357 exynos_elb_writel(exynos_pcie
, PCIE_ELBI_LTSSM_ENABLE
,
358 PCIE_APP_LTSSM_ENABLE
);
360 /* check if the link is up or not */
361 while (!dw_pcie_link_up(pp
)) {
365 while (exynos_phy_readl(exynos_pcie
,
366 PCIE_PHY_PLL_LOCKED
) == 0) {
367 val
= exynos_blk_readl(exynos_pcie
,
368 PCIE_PHY_PLL_LOCKED
);
369 dev_info(pp
->dev
, "PLL Locked: 0x%x\n", val
);
372 exynos_pcie_power_off_phy(pp
);
374 dev_err(pp
->dev
, "PCIe Link Fail\n");
379 dev_info(pp
->dev
, "Link up\n");
384 static void exynos_pcie_clear_irq_pulse(struct pcie_port
*pp
)
387 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
389 val
= exynos_elb_readl(exynos_pcie
, PCIE_IRQ_PULSE
);
390 exynos_elb_writel(exynos_pcie
, val
, PCIE_IRQ_PULSE
);
394 static void exynos_pcie_enable_irq_pulse(struct pcie_port
*pp
)
397 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
399 /* enable INTX interrupt */
400 val
= IRQ_INTA_ASSERT
| IRQ_INTB_ASSERT
|
401 IRQ_INTC_ASSERT
| IRQ_INTD_ASSERT
,
402 exynos_elb_writel(exynos_pcie
, val
, PCIE_IRQ_EN_PULSE
);
406 static irqreturn_t
exynos_pcie_irq_handler(int irq
, void *arg
)
408 struct pcie_port
*pp
= arg
;
410 exynos_pcie_clear_irq_pulse(pp
);
414 static irqreturn_t
exynos_pcie_msi_irq_handler(int irq
, void *arg
)
416 struct pcie_port
*pp
= arg
;
418 dw_handle_msi_irq(pp
);
423 static void exynos_pcie_msi_init(struct pcie_port
*pp
)
426 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
428 dw_pcie_msi_init(pp
);
430 /* enable MSI interrupt */
431 val
= exynos_elb_readl(exynos_pcie
, PCIE_IRQ_EN_LEVEL
);
432 val
|= IRQ_MSI_ENABLE
;
433 exynos_elb_writel(exynos_pcie
, val
, PCIE_IRQ_EN_LEVEL
);
437 static void exynos_pcie_enable_interrupts(struct pcie_port
*pp
)
439 exynos_pcie_enable_irq_pulse(pp
);
441 if (IS_ENABLED(CONFIG_PCI_MSI
))
442 exynos_pcie_msi_init(pp
);
447 static inline void exynos_pcie_readl_rc(struct pcie_port
*pp
,
448 void __iomem
*dbi_base
, u32
*val
)
450 exynos_pcie_sideband_dbi_r_mode(pp
, true);
451 *val
= readl(dbi_base
);
452 exynos_pcie_sideband_dbi_r_mode(pp
, false);
456 static inline void exynos_pcie_writel_rc(struct pcie_port
*pp
,
457 u32 val
, void __iomem
*dbi_base
)
459 exynos_pcie_sideband_dbi_w_mode(pp
, true);
460 writel(val
, dbi_base
);
461 exynos_pcie_sideband_dbi_w_mode(pp
, false);
465 static int exynos_pcie_rd_own_conf(struct pcie_port
*pp
, int where
, int size
,
470 exynos_pcie_sideband_dbi_r_mode(pp
, true);
471 ret
= dw_pcie_cfg_read(pp
->dbi_base
+ (where
& ~0x3), where
, size
, val
);
472 exynos_pcie_sideband_dbi_r_mode(pp
, false);
476 static int exynos_pcie_wr_own_conf(struct pcie_port
*pp
, int where
, int size
,
481 exynos_pcie_sideband_dbi_w_mode(pp
, true);
482 ret
= dw_pcie_cfg_write(pp
->dbi_base
+ (where
& ~0x3),
484 exynos_pcie_sideband_dbi_w_mode(pp
, false);
488 static int exynos_pcie_link_up(struct pcie_port
*pp
)
490 struct exynos_pcie
*exynos_pcie
= to_exynos_pcie(pp
);
491 u32 val
= exynos_elb_readl(exynos_pcie
, PCIE_ELBI_RDLH_LINKUP
);
493 if (val
== PCIE_ELBI_LTSSM_ENABLE
)
499 static void exynos_pcie_host_init(struct pcie_port
*pp
)
501 exynos_pcie_establish_link(pp
);
502 exynos_pcie_enable_interrupts(pp
);
505 static struct pcie_host_ops exynos_pcie_host_ops
= {
506 .readl_rc
= exynos_pcie_readl_rc
,
507 .writel_rc
= exynos_pcie_writel_rc
,
508 .rd_own_conf
= exynos_pcie_rd_own_conf
,
509 .wr_own_conf
= exynos_pcie_wr_own_conf
,
510 .link_up
= exynos_pcie_link_up
,
511 .host_init
= exynos_pcie_host_init
,
514 static int add_pcie_port(struct pcie_port
*pp
, struct platform_device
*pdev
)
518 pp
->irq
= platform_get_irq(pdev
, 1);
520 dev_err(&pdev
->dev
, "failed to get irq\n");
523 ret
= devm_request_irq(&pdev
->dev
, pp
->irq
, exynos_pcie_irq_handler
,
524 IRQF_SHARED
, "exynos-pcie", pp
);
526 dev_err(&pdev
->dev
, "failed to request irq\n");
530 if (IS_ENABLED(CONFIG_PCI_MSI
)) {
531 pp
->msi_irq
= platform_get_irq(pdev
, 0);
533 dev_err(&pdev
->dev
, "failed to get msi irq\n");
537 ret
= devm_request_irq(&pdev
->dev
, pp
->msi_irq
,
538 exynos_pcie_msi_irq_handler
,
539 IRQF_SHARED
, "exynos-pcie", pp
);
541 dev_err(&pdev
->dev
, "failed to request msi irq\n");
546 pp
->root_bus_nr
= -1;
547 pp
->ops
= &exynos_pcie_host_ops
;
549 spin_lock_init(&pp
->conf_lock
);
550 ret
= dw_pcie_host_init(pp
);
552 dev_err(&pdev
->dev
, "failed to initialize host\n");
559 static int __init
exynos_pcie_probe(struct platform_device
*pdev
)
561 struct exynos_pcie
*exynos_pcie
;
562 struct pcie_port
*pp
;
563 struct device_node
*np
= pdev
->dev
.of_node
;
564 struct resource
*elbi_base
;
565 struct resource
*phy_base
;
566 struct resource
*block_base
;
569 exynos_pcie
= devm_kzalloc(&pdev
->dev
, sizeof(*exynos_pcie
),
572 dev_err(&pdev
->dev
, "no memory for exynos pcie\n");
576 pp
= &exynos_pcie
->pp
;
578 pp
->dev
= &pdev
->dev
;
580 exynos_pcie
->reset_gpio
= of_get_named_gpio(np
, "reset-gpio", 0);
582 exynos_pcie
->clk
= devm_clk_get(&pdev
->dev
, "pcie");
583 if (IS_ERR(exynos_pcie
->clk
)) {
584 dev_err(&pdev
->dev
, "Failed to get pcie rc clock\n");
585 return PTR_ERR(exynos_pcie
->clk
);
587 ret
= clk_prepare_enable(exynos_pcie
->clk
);
591 exynos_pcie
->bus_clk
= devm_clk_get(&pdev
->dev
, "pcie_bus");
592 if (IS_ERR(exynos_pcie
->bus_clk
)) {
593 dev_err(&pdev
->dev
, "Failed to get pcie bus clock\n");
594 ret
= PTR_ERR(exynos_pcie
->bus_clk
);
597 ret
= clk_prepare_enable(exynos_pcie
->bus_clk
);
601 elbi_base
= platform_get_resource(pdev
, IORESOURCE_MEM
, 0);
602 exynos_pcie
->elbi_base
= devm_ioremap_resource(&pdev
->dev
, elbi_base
);
603 if (IS_ERR(exynos_pcie
->elbi_base
)) {
604 ret
= PTR_ERR(exynos_pcie
->elbi_base
);
608 phy_base
= platform_get_resource(pdev
, IORESOURCE_MEM
, 1);
609 exynos_pcie
->phy_base
= devm_ioremap_resource(&pdev
->dev
, phy_base
);
610 if (IS_ERR(exynos_pcie
->phy_base
)) {
611 ret
= PTR_ERR(exynos_pcie
->phy_base
);
615 block_base
= platform_get_resource(pdev
, IORESOURCE_MEM
, 2);
616 exynos_pcie
->block_base
= devm_ioremap_resource(&pdev
->dev
, block_base
);
617 if (IS_ERR(exynos_pcie
->block_base
)) {
618 ret
= PTR_ERR(exynos_pcie
->block_base
);
622 ret
= add_pcie_port(pp
, pdev
);
626 platform_set_drvdata(pdev
, exynos_pcie
);
630 clk_disable_unprepare(exynos_pcie
->bus_clk
);
632 clk_disable_unprepare(exynos_pcie
->clk
);
636 static int __exit
exynos_pcie_remove(struct platform_device
*pdev
)
638 struct exynos_pcie
*exynos_pcie
= platform_get_drvdata(pdev
);
640 clk_disable_unprepare(exynos_pcie
->bus_clk
);
641 clk_disable_unprepare(exynos_pcie
->clk
);
646 static const struct of_device_id exynos_pcie_of_match
[] = {
647 { .compatible
= "samsung,exynos5440-pcie", },
650 MODULE_DEVICE_TABLE(of
, exynos_pcie_of_match
);
652 static struct platform_driver exynos_pcie_driver
= {
653 .remove
= __exit_p(exynos_pcie_remove
),
655 .name
= "exynos-pcie",
656 .owner
= THIS_MODULE
,
657 .of_match_table
= exynos_pcie_of_match
,
661 /* Exynos PCIe driver does not allow module unload */
663 static int __init
pcie_init(void)
665 return platform_driver_probe(&exynos_pcie_driver
, exynos_pcie_probe
);
667 subsys_initcall(pcie_init
);
669 MODULE_AUTHOR("Jingoo Han <jg1.han@samsung.com>");
670 MODULE_DESCRIPTION("Samsung PCIe host controller driver");
671 MODULE_LICENSE("GPL v2");