Staging: Panel: panel: Fixed checkpatch line length warnings
[linux/fpc-iii.git] / arch / arm / plat-samsung / s5p-sleep.S
bloba030e7301da86a3654fb16cb0f9412280e192594
1 /*
2  * Copyright (c) 2011 Samsung Electronics Co., Ltd.
3  *              http://www.samsung.com
4  *
5  * Common S5P Sleep Code
6  * Based on S3C64XX sleep code by:
7  *      Ben Dooks, (c) 2008 Simtec Electronics
8  *
9  * This program is free software; you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License as published by
11  * the Free Software Foundation; either version 2 of the License, or
12  * (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
24 #include <linux/linkage.h>
25 #include <asm/asm-offsets.h>
26 #include <asm/hardware/cache-l2x0.h>
28 #define CPU_MASK        0xff0ffff0
29 #define CPU_CORTEX_A9   0x410fc090
32  *       The following code is located into the .data section. This is to
33  *       allow l2x0_regs_phys to be accessed with a relative load while we
34  *       can't rely on any MMU translation. We could have put l2x0_regs_phys
35  *       in the .text section as well, but some setups might insist on it to
36  *       be truly read-only. (Reference from: arch/arm/kernel/sleep.S)
37  */
38         .data
39         .align
41         /*
42          * sleep magic, to allow the bootloader to check for an valid
43          * image to resume to. Must be the first word before the
44          * s3c_cpu_resume entry.
45          */
47         .word   0x2bedf00d
49         /*
50          * s3c_cpu_resume
51          *
52          * resume code entry for bootloader to call
53          */
55 ENTRY(s3c_cpu_resume)
56 #ifdef CONFIG_CACHE_L2X0
57         mrc     p15, 0, r0, c0, c0, 0
58         ldr     r1, =CPU_MASK
59         and     r0, r0, r1
60         ldr     r1, =CPU_CORTEX_A9
61         cmp     r0, r1
62         bne     resume_l2on
63         adr     r0, l2x0_regs_phys
64         ldr     r0, [r0]
65         ldr     r1, [r0, #L2X0_R_PHY_BASE]
66         ldr     r2, [r1, #L2X0_CTRL]
67         tst     r2, #0x1
68         bne     resume_l2on
69         ldr     r2, [r0, #L2X0_R_AUX_CTRL]
70         str     r2, [r1, #L2X0_AUX_CTRL]
71         ldr     r2, [r0, #L2X0_R_TAG_LATENCY]
72         str     r2, [r1, #L2X0_TAG_LATENCY_CTRL]
73         ldr     r2, [r0, #L2X0_R_DATA_LATENCY]
74         str     r2, [r1, #L2X0_DATA_LATENCY_CTRL]
75         ldr     r2, [r0, #L2X0_R_PREFETCH_CTRL]
76         str     r2, [r1, #L2X0_PREFETCH_CTRL]
77         ldr     r2, [r0, #L2X0_R_PWR_CTRL]
78         str     r2, [r1, #L2X0_POWER_CTRL]
79         mov     r2, #1
80         str     r2, [r1, #L2X0_CTRL]
81 resume_l2on:
82 #endif
83         b       cpu_resume
84 ENDPROC(s3c_cpu_resume)
85 #ifdef CONFIG_CACHE_L2X0
86         .globl l2x0_regs_phys
87 l2x0_regs_phys:
88         .long   0
89 #endif