Linux 5.1.15
[linux/fpc-iii.git] / tools / perf / pmu-events / arch / powerpc / power9 / frontend.json
blobf9fa84b16fb5968b780058a56938e42e15a66a8d
2   {,
3     "EventCode": "0x25044",
4     "EventName": "PM_IPTEG_FROM_L31_MOD",
5     "BriefDescription": "A Page Table Entry was loaded into the TLB with Modified (M) data from another core's L3 on the same chip due to a instruction side request"
6   },
7   {,
8     "EventCode": "0x101E8",
9     "EventName": "PM_THRESH_EXC_256",
10     "BriefDescription": "Threshold counter exceed a count of 256"
11   },
12   {,
13     "EventCode": "0x4504E",
14     "EventName": "PM_IPTEG_FROM_L3MISS",
15     "BriefDescription": "A Page Table Entry was loaded into the TLB from a location other than the local core's L3 due to a instruction side request"
16   },
17   {,
18     "EventCode": "0x1006A",
19     "EventName": "PM_NTC_ISSUE_HELD_DARQ_FULL",
20     "BriefDescription": "The NTC instruction is being held at dispatch because there are no slots in the DARQ for it"
21   },
22   {,
23     "EventCode": "0x4E016",
24     "EventName": "PM_CMPLU_STALL_LSAQ_ARB",
25     "BriefDescription": "Finish stall because the NTF instruction was a load or store that was held in LSAQ because an older instruction from SRQ or LRQ won arbitration to the LSU pipe when this instruction tried to launch"
26   },
27   {,
28     "EventCode": "0x1001A",
29     "EventName": "PM_LSU_SRQ_FULL_CYC",
30     "BriefDescription": "Cycles in which the Store Queue is full on all 4 slices. This is event is not per thread. All the threads will see the same count for this core resource"
31   },
32   {,
33     "EventCode": "0x1E15E",
34     "EventName": "PM_MRK_L2_TM_REQ_ABORT",
35     "BriefDescription": "TM abort"
36   },
37   {,
38     "EventCode": "0x34052",
39     "EventName": "PM_INST_SYS_PUMP_MPRED",
40     "BriefDescription": "Final Pump Scope (system) mispredicted. Either the original scope was too small (Chip/Group) or the original scope was System and it should have been smaller. Counts for an instruction fetch"
41   },
42   {,
43     "EventCode": "0x20114",
44     "EventName": "PM_MRK_L2_RC_DISP",
45     "BriefDescription": "Marked Instruction RC dispatched in L2"
46   },
47   {,
48     "EventCode": "0x4C044",
49     "EventName": "PM_DATA_FROM_L31_ECO_MOD",
50     "BriefDescription": "The processor's data cache was reloaded with Modified (M) data from another core's ECO L3 on the same chip due to a demand load"
51   },
52   {,
53     "EventCode": "0x1C044",
54     "EventName": "PM_DATA_FROM_L3_NO_CONFLICT",
55     "BriefDescription": "The processor's data cache was reloaded from local core's L3 without conflict due to a demand load"
56   },
57   {,
58     "EventCode": "0x44050",
59     "EventName": "PM_INST_SYS_PUMP_MPRED_RTY",
60     "BriefDescription": "Final Pump Scope (system) ended up larger than Initial Pump Scope (Chip/Group) for an instruction fetch"
61   },
62   {,
63     "EventCode": "0x30154",
64     "EventName": "PM_MRK_FAB_RSP_DCLAIM",
65     "BriefDescription": "Marked store had to do a dclaim"
66   },
67   {,
68     "EventCode": "0x30014",
69     "EventName": "PM_CMPLU_STALL_STORE_FIN_ARB",
70     "BriefDescription": "Finish stall because the NTF instruction was a store waiting for a slot in the store finish pipe. This means the instruction is ready to finish but there are instructions ahead of it, using the finish pipe"
71   },
72   {,
73     "EventCode": "0x3E054",
74     "EventName": "PM_LD_MISS_L1",
75     "BriefDescription": "Load Missed L1, counted at execution time (can be greater than loads finished). LMQ merges are not included in this count. i.e. if a load instruction misses on an address that is already allocated on the LMQ, this event will not increment for that load). Note that this count is per slice, so if a load spans multiple slices this event will increment multiple times for a single load."
76   },
77   {,
78     "EventCode": "0x2E01A",
79     "EventName": "PM_CMPLU_STALL_LSU_FLUSH_NEXT",
80     "BriefDescription": "Completion stall of one cycle because the LSU requested to flush the next iop in the sequence. It takes 1 cycle for the ISU to process this request before the LSU instruction is allowed to complete"
81   },
82   {,
83     "EventCode": "0x2D01C",
84     "EventName": "PM_CMPLU_STALL_STCX",
85     "BriefDescription": "Finish stall because the NTF instruction was a stcx waiting for response from L2"
86   },
87   {,
88     "EventCode": "0x2C010",
89     "EventName": "PM_CMPLU_STALL_LSU",
90     "BriefDescription": "Completion stall by LSU instruction"
91   },
92   {,
93     "EventCode": "0x2C042",
94     "EventName": "PM_DATA_FROM_L3_MEPF",
95     "BriefDescription": "The processor's data cache was reloaded from local core's L3 without dispatch conflicts hit on Mepf state due to a demand load"
96   },
97   {,
98     "EventCode": "0x4E012",
99     "EventName": "PM_CMPLU_STALL_MTFPSCR",
100     "BriefDescription": "Completion stall because the ISU is updating the register and notifying the Effective Address Table (EAT)"
101   },
102   {,
103     "EventCode": "0x100F2",
104     "EventName": "PM_1PLUS_PPC_CMPL",
105     "BriefDescription": "1 or more ppc insts finished"
106   },
107   {,
108     "EventCode": "0x3001C",
109     "EventName": "PM_LSU_REJECT_LMQ_FULL",
110     "BriefDescription": "LSU Reject due to LMQ full (up to 4 per cycles)"
111   },
112   {,
113     "EventCode": "0x15046",
114     "EventName": "PM_IPTEG_FROM_L31_SHR",
115     "BriefDescription": "A Page Table Entry was loaded into the TLB with Shared (S) data from another core's L3 on the same chip due to a instruction side request"
116   },
117   {,
118     "EventCode": "0x1015E",
119     "EventName": "PM_MRK_FAB_RSP_RD_T_INTV",
120     "BriefDescription": "Sampled Read got a T intervention"
121   },
122   {,
123     "EventCode": "0x101EC",
124     "EventName": "PM_THRESH_MET",
125     "BriefDescription": "threshold exceeded"
126   },
127   {,
128     "EventCode": "0x10020",
129     "EventName": "PM_PMC4_REWIND",
130     "BriefDescription": "PMC4 Rewind Event"
131   },
132   {,
133     "EventCode": "0x301EA",
134     "EventName": "PM_THRESH_EXC_1024",
135     "BriefDescription": "Threshold counter exceeded a value of 1024"
136   },
137   {,
138     "EventCode": "0x34056",
139     "EventName": "PM_CMPLU_STALL_LSU_MFSPR",
140     "BriefDescription": "Finish stall because the NTF instruction was a mfspr instruction targeting an LSU SPR and it was waiting for the register data to be returned"
141   },
142   {,
143     "EventCode": "0x44056",
144     "EventName": "PM_VECTOR_ST_CMPL",
145     "BriefDescription": "Number of vector store instructions completed"
146   },
147   {,
148     "EventCode": "0x2C124",
149     "EventName": "PM_MRK_DATA_FROM_L2_DISP_CONFLICT_OTHER",
150     "BriefDescription": "The processor's data cache was reloaded from local core's L2 with dispatch conflict due to a marked load"
151   },
152   {,
153     "EventCode": "0x4C12A",
154     "EventName": "PM_MRK_DATA_FROM_RL2L3_SHR_CYC",
155     "BriefDescription": "Duration in cycles to reload with Shared (S) data from another chip's L2 or L3 on the same Node or Group (Remote), as this chip due to a marked load"
156   },
157   {,
158     "EventCode": "0x30060",
159     "EventName": "PM_TM_TRANS_RUN_INST",
160     "BriefDescription": "Run instructions completed in transactional state (gated by the run latch)"
161   },
162   {,
163     "EventCode": "0x2C014",
164     "EventName": "PM_CMPLU_STALL_STORE_FINISH",
165     "BriefDescription": "Finish stall because the NTF instruction was a store with all its dependencies met, just waiting to go through the LSU pipe to finish"
166   },
167   {,
168     "EventCode": "0x3515A",
169     "EventName": "PM_MRK_DATA_FROM_ON_CHIP_CACHE_CYC",
170     "BriefDescription": "Duration in cycles to reload either shared or modified data from another core's L2/L3 on the same chip due to a marked load"
171   },
172   {,
173     "EventCode": "0x34050",
174     "EventName": "PM_INST_SYS_PUMP_CPRED",
175     "BriefDescription": "Initial and Final Pump Scope was system pump (prediction=correct) for an instruction fetch"
176   },
177   {,
178     "EventCode": "0x3015E",
179     "EventName": "PM_MRK_FAB_RSP_CLAIM_RTY",
180     "BriefDescription": "Sampled store did a rwitm and got a rty"
181   },
182   {,
183     "EventCode": "0x0",
184     "EventName": "PM_SUSPENDED",
185     "BriefDescription": "Counter OFF"
186   },
187   {,
188     "EventCode": "0x10010",
189     "EventName": "PM_PMC4_OVERFLOW",
190     "BriefDescription": "Overflow from counter 4"
191   },
192   {,
193     "EventCode": "0x3E04A",
194     "EventName": "PM_DPTEG_FROM_RMEM",
195     "BriefDescription": "A Page Table Entry was loaded into the TLB from another chip's memory on the same Node or Group ( Remote) due to a data side request. When using Radix Page Translation, this count excludes PDE reloads. Only PTE reloads are included"
196   },
197   {,
198     "EventCode": "0x2F152",
199     "EventName": "PM_MRK_FAB_RSP_DCLAIM_CYC",
200     "BriefDescription": "cycles L2 RC took for a dclaim"
201   },
202   {,
203     "EventCode": "0x10004",
204     "EventName": "PM_CMPLU_STALL_LRQ_OTHER",
205     "BriefDescription": "Finish stall due to LRQ miscellaneous reasons, lost arbitration to LMQ slot, bank collisions, set prediction cleanup, set prediction multihit and others"
206   },
207   {,
208     "EventCode": "0x4F150",
209     "EventName": "PM_MRK_FAB_RSP_RWITM_CYC",
210     "BriefDescription": "cycles L2 RC took for a rwitm"
211   },
212   {,
213     "EventCode": "0x4E042",
214     "EventName": "PM_DPTEG_FROM_L3",
215     "BriefDescription": "A Page Table Entry was loaded into the TLB from local core's L3 due to a data side request. When using Radix Page Translation, this count excludes PDE reloads. Only PTE reloads are included"
216   },
217   {,
218     "EventCode": "0x1F054",
219     "EventName": "PM_TLB_HIT",
220     "BriefDescription": "Number of times the TLB had the data required by the instruction. Applies to both HPT and RPT"
221   },
222   {,
223     "EventCode": "0x2C01E",
224     "EventName": "PM_CMPLU_STALL_SYNC_PMU_INT",
225     "BriefDescription": "Cycles in which the NTC instruction is waiting for a synchronous PMU interrupt"
226   },
227   {,
228     "EventCode": "0x24050",
229     "EventName": "PM_IOPS_CMPL",
230     "BriefDescription": "Internal Operations completed"
231   },
232   {,
233     "EventCode": "0x1515C",
234     "EventName": "PM_SYNC_MRK_BR_MPRED",
235     "BriefDescription": "Marked Branch mispredict that can cause a synchronous interrupt"
236   },
237   {,
238     "EventCode": "0x300FA",
239     "EventName": "PM_INST_FROM_L3MISS",
240     "BriefDescription": "Marked instruction was reloaded from a location beyond the local chiplet"
241   },
242   {,
243     "EventCode": "0x15044",
244     "EventName": "PM_IPTEG_FROM_L3_NO_CONFLICT",
245     "BriefDescription": "A Page Table Entry was loaded into the TLB from local core's L3 without conflict due to a instruction side request"
246   },
247   {,
248     "EventCode": "0x15152",
249     "EventName": "PM_SYNC_MRK_BR_LINK",
250     "BriefDescription": "Marked Branch and link branch that can cause a synchronous interrupt"
251   },
252   {,
253     "EventCode": "0x1E050",
254     "EventName": "PM_CMPLU_STALL_TEND",
255     "BriefDescription": "Finish stall because the NTF instruction was a tend instruction awaiting response from L2"
256   },
257   {,
258     "EventCode": "0x1013E",
259     "EventName": "PM_MRK_LD_MISS_EXPOSED_CYC",
260     "BriefDescription": "Marked Load exposed Miss (use edge detect to count #)"
261   },
262   {,
263     "EventCode": "0x25042",
264     "EventName": "PM_IPTEG_FROM_L3_MEPF",
265     "BriefDescription": "A Page Table Entry was loaded into the TLB from local core's L3 without dispatch conflicts hit on Mepf state. due to a instruction side request"
266   },
267   {,
268     "EventCode": "0x14054",
269     "EventName": "PM_INST_PUMP_CPRED",
270     "BriefDescription": "Pump prediction correct. Counts across all types of pumps for an instruction fetch"
271   },
272   {,
273     "EventCode": "0x4015E",
274     "EventName": "PM_MRK_FAB_RSP_RD_RTY",
275     "BriefDescription": "Sampled L2 reads retry count"
276   },
277   {,
278     "EventCode": "0x45048",
279     "EventName": "PM_IPTEG_FROM_DL2L3_MOD",
280     "BriefDescription": "A Page Table Entry was loaded into the TLB with Modified (M) data from another chip's L2 or L3 on a different Node or Group (Distant), as this chip due to a instruction side request"
281   },
282   {,
283     "EventCode": "0x44052",
284     "EventName": "PM_INST_PUMP_MPRED",
285     "BriefDescription": "Pump misprediction. Counts across all types of pumps for an instruction fetch"
286   },
287   {,
288     "EventCode": "0x30026",
289     "EventName": "PM_CMPLU_STALL_STORE_DATA",
290     "BriefDescription": "Finish stall because the next to finish instruction was a store waiting on data"
291   },
292   {,
293     "EventCode": "0x301E6",
294     "EventName": "PM_MRK_DERAT_MISS",
295     "BriefDescription": "Erat Miss (TLB Access) All page sizes"
296   },
297   {,
298     "EventCode": "0x24154",
299     "EventName": "PM_THRESH_ACC",
300     "BriefDescription": "This event increments every time the threshold event counter ticks. Thresholding must be enabled (via MMCRA) and the thresholding start event must occur for this counter to increment. It will stop incrementing when the thresholding stop event occurs or when thresholding is disabled, until the next time a configured thresholding start event occurs."
301   },
302   {,
303     "EventCode": "0x2015E",
304     "EventName": "PM_MRK_FAB_RSP_RWITM_RTY",
305     "BriefDescription": "Sampled store did a rwitm and got a rty"
306   },
307   {,
308     "EventCode": "0x200FA",
309     "EventName": "PM_BR_TAKEN_CMPL",
310     "BriefDescription": "New event for Branch Taken"
311   },
312   {,
313     "EventCode": "0x35044",
314     "EventName": "PM_IPTEG_FROM_L31_ECO_SHR",
315     "BriefDescription": "A Page Table Entry was loaded into the TLB with Shared (S) data from another core's ECO L3 on the same chip due to a instruction side request"
316   },
317   {,
318     "EventCode": "0x4C010",
319     "EventName": "PM_CMPLU_STALL_STORE_PIPE_ARB",
320     "BriefDescription": "Finish stall because the NTF instruction was a store waiting for the next relaunch opportunity after an internal reject. This means the instruction is ready to relaunch and tried once but lost arbitration"
321   },
322   {,
323     "EventCode": "0x4C01C",
324     "EventName": "PM_CMPLU_STALL_ST_FWD",
325     "BriefDescription": "Completion stall due to store forward"
326   },
327   {,
328     "EventCode": "0x3515C",
329     "EventName": "PM_MRK_DATA_FROM_RL4",
330     "BriefDescription": "The processor's data cache was reloaded from another chip's L4 on the same Node or Group ( Remote) due to a marked load"
331   },
332   {,
333     "EventCode": "0x2D14C",
334     "EventName": "PM_MRK_DATA_FROM_L31_ECO_SHR",
335     "BriefDescription": "The processor's data cache was reloaded with Shared (S) data from another core's ECO L3 on the same chip due to a marked load"
336   },
337   {,
338     "EventCode": "0x40116",
339     "EventName": "PM_MRK_LARX_FIN",
340     "BriefDescription": "Larx finished"
341   },
342   {,
343     "EventCode": "0x1003A",
344     "EventName": "PM_CMPLU_STALL_LSU_FIN",
345     "BriefDescription": "Finish stall because the NTF instruction was an LSU op (other than a load or a store) with all its dependencies met and just going through the LSU pipe to finish"
346   },
347   {,
348     "EventCode": "0x3012A",
349     "EventName": "PM_MRK_L2_RC_DONE",
350     "BriefDescription": "Marked RC done"
351   },
352   {,
353     "EventCode": "0x45044",
354     "EventName": "PM_IPTEG_FROM_L31_ECO_MOD",
355     "BriefDescription": "A Page Table Entry was loaded into the TLB with Modified (M) data from another core's ECO L3 on the same chip due to a instruction side request"
356   }