Linux 5.1.15
[linux/fpc-iii.git] / tools / perf / pmu-events / arch / x86 / amdfam17h / cache.json
blobfad4af9142cb8c100e19879cb68e54ec7979a3d5
2   {
3     "EventName": "ic_fw32",
4     "EventCode": "0x80",
5     "BriefDescription": "The number of 32B fetch windows transferred from IC pipe to DE instruction decoder (includes non-cacheable and cacheable fill responses)."
6   },
7   {
8     "EventName": "ic_fw32_miss",
9     "EventCode": "0x81",
10     "BriefDescription": "The number of 32B fetch windows tried to read the L1 IC and missed in the full tag."
11   },
12   {
13     "EventName": "ic_cache_fill_l2",
14     "EventCode": "0x82",
15     "BriefDescription": "The number of 64 byte instruction cache line was fulfilled from the L2 cache."
16   },
17   {
18     "EventName": "ic_cache_fill_sys",
19     "EventCode": "0x83",
20     "BriefDescription": "The number of 64 byte instruction cache line fulfilled from system memory or another cache."
21   },
22   {
23     "EventName": "bp_l1_tlb_miss_l2_hit",
24     "EventCode": "0x84",
25     "BriefDescription": "The number of instruction fetches that miss in the L1 ITLB but hit in the L2 ITLB."
26   },
27   {
28     "EventName": "bp_l1_tlb_miss_l2_miss",
29     "EventCode": "0x85",
30     "BriefDescription": "The number of instruction fetches that miss in both the L1 and L2 TLBs."
31   },
32   {
33     "EventName": "bp_snp_re_sync",
34     "EventCode": "0x86",
35     "BriefDescription": "The number of pipeline restarts caused by invalidating probes that hit on the instruction stream currently being executed. This would happen if the active instruction stream was being modified by another processor in an MP system - typically a highly unlikely event."
36   },
37   {
38     "EventName": "ic_fetch_stall.ic_stall_any",
39     "EventCode": "0x87",
40     "BriefDescription": "IC pipe was stalled during this clock cycle for any reason (nothing valid in pipe ICM1).",
41     "PublicDescription": "Instruction Pipe Stall. IC pipe was stalled during this clock cycle for any reason (nothing valid in pipe ICM1).",
42     "UMask": "0x4"
43   },
44   {
45     "EventName": "ic_fetch_stall.ic_stall_dq_empty",
46     "EventCode": "0x87",
47     "BriefDescription": "IC pipe was stalled during this clock cycle (including IC to OC fetches) due to DQ empty.",
48     "PublicDescription": "Instruction Pipe Stall. IC pipe was stalled during this clock cycle (including IC to OC fetches) due to DQ empty.",
49     "UMask": "0x2"
50   },
51   {
52     "EventName": "ic_fetch_stall.ic_stall_back_pressure",
53     "EventCode": "0x87",
54     "BriefDescription": "IC pipe was stalled during this clock cycle (including IC to OC fetches) due to back-pressure.",
55     "PublicDescription": "Instruction Pipe Stall. IC pipe was stalled during this clock cycle (including IC to OC fetches) due to back-pressure.",
56     "UMask": "0x1"
57   },
58   {
59     "EventName": "ic_cache_inval.l2_invalidating_probe",
60     "EventCode": "0x8c",
61     "BriefDescription": "IC line invalidated due to L2 invalidating probe (external or LS).",
62     "PublicDescription": "The number of instruction cache lines invalidated. A non-SMC event is CMC (cross modifying code), either from the other thread of the core or another core. IC line invalidated due to L2 invalidating probe (external or LS).",
63     "UMask": "0x2"
64   },
65   {
66     "EventName": "ic_cache_inval.fill_invalidated",
67     "EventCode": "0x8c",
68     "BriefDescription": "IC line invalidated due to overwriting fill response.",
69     "PublicDescription": "The number of instruction cache lines invalidated. A non-SMC event is CMC (cross modifying code), either from the other thread of the core or another core. IC line invalidated due to overwriting fill response.",
70     "UMask": "0x1"
71   },
72   {
73     "EventName": "bp_tlb_rel",
74     "EventCode": "0x99",
75     "BriefDescription": "The number of ITLB reload requests."
76   },
77   {
78     "EventName": "l2_request_g1.rd_blk_l",
79     "EventCode": "0x60",
80     "BriefDescription": "Requests to L2 Group1.",
81     "PublicDescription": "Requests to L2 Group1.",
82     "UMask": "0x80"
83   },
84   {
85     "EventName": "l2_request_g1.rd_blk_x",
86     "EventCode": "0x60",
87     "BriefDescription": "Requests to L2 Group1.",
88     "PublicDescription": "Requests to L2 Group1.",
89     "UMask": "0x40"
90   },
91   {
92     "EventName": "l2_request_g1.ls_rd_blk_c_s",
93     "EventCode": "0x60",
94     "BriefDescription": "Requests to L2 Group1.",
95     "PublicDescription": "Requests to L2 Group1.",
96     "UMask": "0x20"
97   },
98   {
99     "EventName": "l2_request_g1.cacheable_ic_read",
100     "EventCode": "0x60",
101     "BriefDescription": "Requests to L2 Group1.",
102     "PublicDescription": "Requests to L2 Group1.",
103     "UMask": "0x10"
104   },
105   {
106     "EventName": "l2_request_g1.change_to_x",
107     "EventCode": "0x60",
108     "BriefDescription": "Requests to L2 Group1.",
109     "PublicDescription": "Requests to L2 Group1.",
110     "UMask": "0x8"
111   },
112   {
113     "EventName": "l2_request_g1.prefetch_l2",
114     "EventCode": "0x60",
115     "BriefDescription": "Requests to L2 Group1.",
116     "PublicDescription": "Requests to L2 Group1.",
117     "UMask": "0x4"
118   },
119   {
120     "EventName": "l2_request_g1.l2_hw_pf",
121     "EventCode": "0x60",
122     "BriefDescription": "Requests to L2 Group1.",
123     "PublicDescription": "Requests to L2 Group1.",
124     "UMask": "0x2"
125   },
126   {
127     "EventName": "l2_request_g1.other_requests",
128     "EventCode": "0x60",
129     "BriefDescription": "Events covered by l2_request_g2.",
130     "PublicDescription": "Requests to L2 Group1. Events covered by l2_request_g2.",
131     "UMask": "0x1"
132   },
133   {
134     "EventName": "l2_request_g2.group1",
135     "EventCode": "0x61",
136     "BriefDescription": "All Group 1 commands not in unit0.",
137     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous. All Group 1 commands not in unit0.",
138     "UMask": "0x80"
139   },
140   {
141     "EventName": "l2_request_g2.ls_rd_sized",
142     "EventCode": "0x61",
143     "BriefDescription": "RdSized, RdSized32, RdSized64.",
144     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous. RdSized, RdSized32, RdSized64.",
145     "UMask": "0x40"
146   },
147   {
148     "EventName": "l2_request_g2.ls_rd_sized_nc",
149     "EventCode": "0x61",
150     "BriefDescription": "RdSizedNC, RdSized32NC, RdSized64NC.",
151     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous. RdSizedNC, RdSized32NC, RdSized64NC.",
152     "UMask": "0x20"
153   },
154   {
155     "EventName": "l2_request_g2.ic_rd_sized",
156     "EventCode": "0x61",
157     "BriefDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
158     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
159     "UMask": "0x10"
160   },
161   {
162     "EventName": "l2_request_g2.ic_rd_sized_nc",
163     "EventCode": "0x61",
164     "BriefDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
165     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
166     "UMask": "0x8"
167   },
168   {
169     "EventName": "l2_request_g2.smc_inval",
170     "EventCode": "0x61",
171     "BriefDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
172     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
173     "UMask": "0x4"
174   },
175   {
176     "EventName": "l2_request_g2.bus_locks_originator",
177     "EventCode": "0x61",
178     "BriefDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
179     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
180     "UMask": "0x2"
181   },
182   {
183     "EventName": "l2_request_g2.bus_locks_responses",
184     "EventCode": "0x61",
185     "BriefDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
186     "PublicDescription": "Multi-events in that LS and IF requests can be received simultaneous.",
187     "UMask": "0x1"
188   },
189   {
190     "EventName": "l2_latency.l2_cycles_waiting_on_fills",
191     "EventCode": "0x62",
192     "BriefDescription": "Total cycles spent waiting for L2 fills to complete from L3 or memory, divided by four. Event counts are for both threads. To calculate average latency, the number of fills from both threads must be used.",
193     "PublicDescription": "Total cycles spent waiting for L2 fills to complete from L3 or memory, divided by four. Event counts are for both threads. To calculate average latency, the number of fills from both threads must be used.",
194     "UMask": "0x1"
195   },
196   {
197     "EventName": "l2_wcb_req.wcb_write",
198     "EventCode": "0x63",
199     "PublicDescription": "LS (Load/Store unit) to L2 WCB (Write Combining Buffer) write requests.",
200     "BriefDescription": "LS to L2 WCB write requests.",
201     "UMask": "0x40"
202   },
203   {
204     "EventName": "l2_wcb_req.wcb_close",
205     "EventCode": "0x63",
206     "BriefDescription": "LS to L2 WCB close requests.",
207     "PublicDescription": "LS (Load/Store unit) to L2 WCB (Write Combining Buffer) close requests.",
208     "UMask": "0x20"
209   },
210   {
211     "EventName": "l2_wcb_req.zero_byte_store",
212     "EventCode": "0x63",
213     "BriefDescription": "LS to L2 WCB zero byte store requests.",
214     "PublicDescription": "LS (Load/Store unit) to L2 WCB (Write Combining Buffer) zero byte store requests.",
215     "UMask": "0x4"
216   },
217   {
218     "EventName": "l2_wcb_req.cl_zero",
219     "EventCode": "0x63",
220     "PublicDescription": "LS to L2 WCB cache line zeroing requests.",
221     "BriefDescription": "LS (Load/Store unit) to L2 WCB (Write Combining Buffer) cache line zeroing requests.",
222     "UMask": "0x1"
223   },
224   {
225     "EventName": "l2_cache_req_stat.ls_rd_blk_cs",
226     "EventCode": "0x64",
227     "BriefDescription": "LS ReadBlock C/S Hit.",
228     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. LS ReadBlock C/S Hit.",
229     "UMask": "0x80"
230   },
231   {
232     "EventName": "l2_cache_req_stat.ls_rd_blk_l_hit_x",
233     "EventCode": "0x64",
234     "BriefDescription": "LS Read Block L Hit X.",
235     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. LS Read Block L Hit X.",
236     "UMask": "0x40"
237   },
238   {
239     "EventName": "l2_cache_req_stat.ls_rd_blk_l_hit_s",
240     "EventCode": "0x64",
241     "BriefDescription": "LsRdBlkL Hit Shared.",
242     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. LsRdBlkL Hit Shared.",
243     "UMask": "0x20"
244   },
245   {
246     "EventName": "l2_cache_req_stat.ls_rd_blk_x",
247     "EventCode": "0x64",
248     "BriefDescription": "LsRdBlkX/ChgToX Hit X.  Count RdBlkX finding Shared as a Miss.",
249     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. LsRdBlkX/ChgToX Hit X.  Count RdBlkX finding Shared as a Miss.",
250     "UMask": "0x10"
251   },
252   {
253     "EventName": "l2_cache_req_stat.ls_rd_blk_c",
254     "EventCode": "0x64",
255     "BriefDescription": "LS Read Block C S L X Change to X Miss.",
256     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. LS Read Block C S L X Change to X Miss.",
257     "UMask": "0x8"
258   },
259   {
260     "EventName": "l2_cache_req_stat.ic_fill_hit_x",
261     "EventCode": "0x64",
262     "BriefDescription": "IC Fill Hit Exclusive Stale.",
263     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. IC Fill Hit Exclusive Stale.",
264     "UMask": "0x4"
265   },
266   {
267     "EventName": "l2_cache_req_stat.ic_fill_hit_s",
268     "EventCode": "0x64",
269     "BriefDescription": "IC Fill Hit Shared.",
270     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. IC Fill Hit Shared.",
271     "UMask": "0x2"
272   },
273   {
274     "EventName": "l2_cache_req_stat.ic_fill_miss",
275     "EventCode": "0x64",
276     "BriefDescription": "IC Fill Miss.",
277     "PublicDescription": "This event does not count accesses to the L2 cache by the L2 prefetcher, but it does count accesses by the L1 prefetcher. IC Fill Miss.",
278     "UMask": "0x1"
279   },
280   {
281     "EventName": "l2_fill_pending.l2_fill_busy",
282     "EventCode": "0x6d",
283     "BriefDescription": "Total cycles spent with one or more fill requests in flight from L2.",
284     "PublicDescription": "Total cycles spent with one or more fill requests in flight from L2.",
285     "UMask": "0x1"
286   }