mm: fix oom_kill event handling
[linux/fpc-iii.git] / arch / arm / Kconfig-nommu
blob1168a03c85255fbe7295c0fad7f77fb7d2e9b2af
1 # SPDX-License-Identifier: GPL-2.0
3 # Kconfig for uClinux(non-paged MM) depend configurations
4 # Hyok S. Choi <hyok.choi@samsung.com>
5
7 config SET_MEM_PARAM
8         bool "Set flash/sdram size and base addr"
9         help
10          Say Y to manually set the base addresses and sizes.
11          otherwise, the default values are assigned.
13 config DRAM_BASE
14         hex '(S)DRAM Base Address' if SET_MEM_PARAM
15         default 0x00800000
17 config DRAM_SIZE
18         hex '(S)DRAM SIZE' if SET_MEM_PARAM
19         default 0x00800000
21 config FLASH_MEM_BASE
22         hex 'FLASH Base Address' if SET_MEM_PARAM
23         default 0x00400000
25 config FLASH_SIZE
26         hex 'FLASH Size' if SET_MEM_PARAM
27         default 0x00400000
29 config PROCESSOR_ID
30         hex 'Hard wire the processor ID'
31         default 0x00007700
32         depends on !(CPU_CP15 || CPU_V7M)
33         help
34           If processor has no CP15 register, this processor ID is
35           used instead of the auto-probing which utilizes the register.
37 config REMAP_VECTORS_TO_RAM
38         bool 'Install vectors to the beginning of RAM'
39         help
40           The kernel needs to change the hardware exception vectors.
41           In nommu mode, the hardware exception vectors are normally
42           placed at address 0x00000000. However, this region may be
43           occupied by read-only memory depending on H/W design.
45           If the region contains read-write memory, say 'n' here.
47           If your CPU provides a remap facility which allows the exception
48           vectors to be mapped to writable memory, say 'n' here.
50           Otherwise, say 'y' here.  In this case, the kernel will require
51           external support to redirect the hardware exception vectors to
52           the writable versions located at DRAM_BASE.
54 config ARM_MPU
55        bool 'Use the ARM v7 PMSA Compliant MPU'
56        depends on CPU_V7 || CPU_V7M
57        default y if CPU_V7
58        help
59          Some ARM systems without an MMU have instead a Memory Protection
60          Unit (MPU) that defines the type and permissions for regions of
61          memory.
63          If your CPU has an MPU then you should choose 'y' here unless you
64          know that you do not want to use the MPU.