Revert r354244 "[DAGCombiner] Eliminate dead stores to stack."
[llvm-complete.git] / test / CodeGen / X86 / cast-vsel.ll
blob03efb54021674ae6438a90ea996ac714ebb618c7
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=SSE --check-prefix=SSE2
3 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=AVX --check-prefix=AVX2
7 ; If we have a cmp and a sel with different-sized operands followed by a size-changing cast,
8 ; we may want to pull the cast ahead of the select operands to create a select with matching op sizes:
9 ; ext (sel (cmp a, b), c, d) --> sel (cmp a, b), (ext c), (ext d)
11 define <8 x i32> @sext(<8 x float> %a, <8 x float> %b, <8 x i16> %c, <8 x i16> %d) {
12 ; SSE2-LABEL: sext:
13 ; SSE2:       # %bb.0:
14 ; SSE2-NEXT:    cmpltps %xmm3, %xmm1
15 ; SSE2-NEXT:    cmpltps %xmm2, %xmm0
16 ; SSE2-NEXT:    packssdw %xmm1, %xmm0
17 ; SSE2-NEXT:    pand %xmm0, %xmm4
18 ; SSE2-NEXT:    pandn %xmm5, %xmm0
19 ; SSE2-NEXT:    por %xmm4, %xmm0
20 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
21 ; SSE2-NEXT:    psrad $16, %xmm2
22 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm1 = xmm1[4],xmm0[4],xmm1[5],xmm0[5],xmm1[6],xmm0[6],xmm1[7],xmm0[7]
23 ; SSE2-NEXT:    psrad $16, %xmm1
24 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
25 ; SSE2-NEXT:    retq
27 ; SSE41-LABEL: sext:
28 ; SSE41:       # %bb.0:
29 ; SSE41-NEXT:    cmpltps %xmm3, %xmm1
30 ; SSE41-NEXT:    cmpltps %xmm2, %xmm0
31 ; SSE41-NEXT:    packssdw %xmm1, %xmm0
32 ; SSE41-NEXT:    pblendvb %xmm0, %xmm4, %xmm5
33 ; SSE41-NEXT:    pmovsxwd %xmm5, %xmm0
34 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm5[2,3,0,1]
35 ; SSE41-NEXT:    pmovsxwd %xmm1, %xmm1
36 ; SSE41-NEXT:    retq
38 ; AVX1-LABEL: sext:
39 ; AVX1:       # %bb.0:
40 ; AVX1-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
41 ; AVX1-NEXT:    vpmovsxwd %xmm2, %xmm1
42 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm2 = xmm2[2,3,0,1]
43 ; AVX1-NEXT:    vpmovsxwd %xmm2, %xmm2
44 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm1, %ymm1
45 ; AVX1-NEXT:    vpmovsxwd %xmm3, %xmm2
46 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm3 = xmm3[2,3,0,1]
47 ; AVX1-NEXT:    vpmovsxwd %xmm3, %xmm3
48 ; AVX1-NEXT:    vinsertf128 $1, %xmm3, %ymm2, %ymm2
49 ; AVX1-NEXT:    vblendvps %ymm0, %ymm1, %ymm2, %ymm0
50 ; AVX1-NEXT:    retq
52 ; AVX2-LABEL: sext:
53 ; AVX2:       # %bb.0:
54 ; AVX2-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
55 ; AVX2-NEXT:    vpmovsxwd %xmm2, %ymm1
56 ; AVX2-NEXT:    vpmovsxwd %xmm3, %ymm2
57 ; AVX2-NEXT:    vblendvps %ymm0, %ymm1, %ymm2, %ymm0
58 ; AVX2-NEXT:    retq
59   %cmp = fcmp olt <8 x float> %a, %b
60   %sel = select <8 x i1> %cmp, <8 x i16> %c, <8 x i16> %d
61   %ext = sext <8 x i16> %sel to <8 x i32>
62   ret <8 x i32> %ext
65 define <8 x i32> @zext(<8 x float> %a, <8 x float> %b, <8 x i16> %c, <8 x i16> %d) {
66 ; SSE2-LABEL: zext:
67 ; SSE2:       # %bb.0:
68 ; SSE2-NEXT:    movaps %xmm0, %xmm6
69 ; SSE2-NEXT:    cmpltps %xmm3, %xmm1
70 ; SSE2-NEXT:    cmpltps %xmm2, %xmm6
71 ; SSE2-NEXT:    packssdw %xmm1, %xmm6
72 ; SSE2-NEXT:    pand %xmm6, %xmm4
73 ; SSE2-NEXT:    pandn %xmm5, %xmm6
74 ; SSE2-NEXT:    por %xmm4, %xmm6
75 ; SSE2-NEXT:    pxor %xmm1, %xmm1
76 ; SSE2-NEXT:    movdqa %xmm6, %xmm0
77 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3]
78 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm6 = xmm6[4],xmm1[4],xmm6[5],xmm1[5],xmm6[6],xmm1[6],xmm6[7],xmm1[7]
79 ; SSE2-NEXT:    movdqa %xmm6, %xmm1
80 ; SSE2-NEXT:    retq
82 ; SSE41-LABEL: zext:
83 ; SSE41:       # %bb.0:
84 ; SSE41-NEXT:    cmpltps %xmm3, %xmm1
85 ; SSE41-NEXT:    cmpltps %xmm2, %xmm0
86 ; SSE41-NEXT:    packssdw %xmm1, %xmm0
87 ; SSE41-NEXT:    pblendvb %xmm0, %xmm4, %xmm5
88 ; SSE41-NEXT:    pmovzxwd {{.*#+}} xmm0 = xmm5[0],zero,xmm5[1],zero,xmm5[2],zero,xmm5[3],zero
89 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm5[2,3,0,1]
90 ; SSE41-NEXT:    pmovzxwd {{.*#+}} xmm1 = xmm1[0],zero,xmm1[1],zero,xmm1[2],zero,xmm1[3],zero
91 ; SSE41-NEXT:    retq
93 ; AVX1-LABEL: zext:
94 ; AVX1:       # %bb.0:
95 ; AVX1-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
96 ; AVX1-NEXT:    vxorps %xmm1, %xmm1, %xmm1
97 ; AVX1-NEXT:    vpunpckhwd {{.*#+}} xmm4 = xmm2[4],xmm1[4],xmm2[5],xmm1[5],xmm2[6],xmm1[6],xmm2[7],xmm1[7]
98 ; AVX1-NEXT:    vpmovzxwd {{.*#+}} xmm2 = xmm2[0],zero,xmm2[1],zero,xmm2[2],zero,xmm2[3],zero
99 ; AVX1-NEXT:    vinsertf128 $1, %xmm4, %ymm2, %ymm2
100 ; AVX1-NEXT:    vpunpckhwd {{.*#+}} xmm1 = xmm3[4],xmm1[4],xmm3[5],xmm1[5],xmm3[6],xmm1[6],xmm3[7],xmm1[7]
101 ; AVX1-NEXT:    vpmovzxwd {{.*#+}} xmm3 = xmm3[0],zero,xmm3[1],zero,xmm3[2],zero,xmm3[3],zero
102 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm3, %ymm1
103 ; AVX1-NEXT:    vblendvps %ymm0, %ymm2, %ymm1, %ymm0
104 ; AVX1-NEXT:    retq
106 ; AVX2-LABEL: zext:
107 ; AVX2:       # %bb.0:
108 ; AVX2-NEXT:    vcmpltps %ymm1, %ymm0, %ymm0
109 ; AVX2-NEXT:    vpmovzxwd {{.*#+}} ymm1 = xmm2[0],zero,xmm2[1],zero,xmm2[2],zero,xmm2[3],zero,xmm2[4],zero,xmm2[5],zero,xmm2[6],zero,xmm2[7],zero
110 ; AVX2-NEXT:    vpmovzxwd {{.*#+}} ymm2 = xmm3[0],zero,xmm3[1],zero,xmm3[2],zero,xmm3[3],zero,xmm3[4],zero,xmm3[5],zero,xmm3[6],zero,xmm3[7],zero
111 ; AVX2-NEXT:    vblendvps %ymm0, %ymm1, %ymm2, %ymm0
112 ; AVX2-NEXT:    retq
113   %cmp = fcmp olt <8 x float> %a, %b
114   %sel = select <8 x i1> %cmp, <8 x i16> %c, <8 x i16> %d
115   %ext = zext <8 x i16> %sel to <8 x i32>
116   ret <8 x i32> %ext
119 define <4 x double> @fpext(<4 x double> %a, <4 x double> %b, <4 x float> %c, <4 x float> %d) {
120 ; SSE2-LABEL: fpext:
121 ; SSE2:       # %bb.0:
122 ; SSE2-NEXT:    cmpltpd %xmm3, %xmm1
123 ; SSE2-NEXT:    cmpltpd %xmm2, %xmm0
124 ; SSE2-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[0,2]
125 ; SSE2-NEXT:    andps %xmm0, %xmm4
126 ; SSE2-NEXT:    andnps %xmm5, %xmm0
127 ; SSE2-NEXT:    orps %xmm4, %xmm0
128 ; SSE2-NEXT:    cvtps2pd %xmm0, %xmm2
129 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[2,3,2,3]
130 ; SSE2-NEXT:    cvtps2pd %xmm0, %xmm1
131 ; SSE2-NEXT:    movaps %xmm2, %xmm0
132 ; SSE2-NEXT:    retq
134 ; SSE41-LABEL: fpext:
135 ; SSE41:       # %bb.0:
136 ; SSE41-NEXT:    cmpltpd %xmm3, %xmm1
137 ; SSE41-NEXT:    cmpltpd %xmm2, %xmm0
138 ; SSE41-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2],xmm1[0,2]
139 ; SSE41-NEXT:    blendvps %xmm0, %xmm4, %xmm5
140 ; SSE41-NEXT:    cvtps2pd %xmm5, %xmm0
141 ; SSE41-NEXT:    movhlps {{.*#+}} xmm5 = xmm5[1,1]
142 ; SSE41-NEXT:    cvtps2pd %xmm5, %xmm1
143 ; SSE41-NEXT:    retq
145 ; AVX-LABEL: fpext:
146 ; AVX:       # %bb.0:
147 ; AVX-NEXT:    vcmpltpd %ymm1, %ymm0, %ymm0
148 ; AVX-NEXT:    vcvtps2pd %xmm2, %ymm1
149 ; AVX-NEXT:    vcvtps2pd %xmm3, %ymm2
150 ; AVX-NEXT:    vblendvpd %ymm0, %ymm1, %ymm2, %ymm0
151 ; AVX-NEXT:    retq
152   %cmp = fcmp olt <4 x double> %a, %b
153   %sel = select <4 x i1> %cmp, <4 x float> %c, <4 x float> %d
154   %ext = fpext <4 x float> %sel to <4 x double>
155   ret <4 x double> %ext
158 define <8 x i16> @trunc(<8 x i16> %a, <8 x i16> %b, <8 x i32> %c, <8 x i32> %d) {
159 ; SSE2-LABEL: trunc:
160 ; SSE2:       # %bb.0:
161 ; SSE2-NEXT:    pcmpeqw %xmm1, %xmm0
162 ; SSE2-NEXT:    pslld $16, %xmm5
163 ; SSE2-NEXT:    psrad $16, %xmm5
164 ; SSE2-NEXT:    pslld $16, %xmm4
165 ; SSE2-NEXT:    psrad $16, %xmm4
166 ; SSE2-NEXT:    packssdw %xmm5, %xmm4
167 ; SSE2-NEXT:    pslld $16, %xmm3
168 ; SSE2-NEXT:    psrad $16, %xmm3
169 ; SSE2-NEXT:    pslld $16, %xmm2
170 ; SSE2-NEXT:    psrad $16, %xmm2
171 ; SSE2-NEXT:    packssdw %xmm3, %xmm2
172 ; SSE2-NEXT:    pand %xmm0, %xmm2
173 ; SSE2-NEXT:    pandn %xmm4, %xmm0
174 ; SSE2-NEXT:    por %xmm2, %xmm0
175 ; SSE2-NEXT:    retq
177 ; SSE41-LABEL: trunc:
178 ; SSE41:       # %bb.0:
179 ; SSE41-NEXT:    pcmpeqw %xmm1, %xmm0
180 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15]
181 ; SSE41-NEXT:    pshufb %xmm1, %xmm3
182 ; SSE41-NEXT:    pshufb %xmm1, %xmm2
183 ; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm2 = xmm2[0],xmm3[0]
184 ; SSE41-NEXT:    pshufb %xmm1, %xmm5
185 ; SSE41-NEXT:    pshufb %xmm1, %xmm4
186 ; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm4 = xmm4[0],xmm5[0]
187 ; SSE41-NEXT:    pblendvb %xmm0, %xmm2, %xmm4
188 ; SSE41-NEXT:    movdqa %xmm4, %xmm0
189 ; SSE41-NEXT:    retq
191 ; AVX1-LABEL: trunc:
192 ; AVX1:       # %bb.0:
193 ; AVX1-NEXT:    vpcmpeqw %xmm1, %xmm0, %xmm0
194 ; AVX1-NEXT:    vextractf128 $1, %ymm2, %xmm1
195 ; AVX1-NEXT:    vmovdqa {{.*#+}} xmm4 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15]
196 ; AVX1-NEXT:    vpshufb %xmm4, %xmm1, %xmm1
197 ; AVX1-NEXT:    vpshufb %xmm4, %xmm2, %xmm2
198 ; AVX1-NEXT:    vpunpcklqdq {{.*#+}} xmm1 = xmm2[0],xmm1[0]
199 ; AVX1-NEXT:    vextractf128 $1, %ymm3, %xmm2
200 ; AVX1-NEXT:    vpshufb %xmm4, %xmm2, %xmm2
201 ; AVX1-NEXT:    vpshufb %xmm4, %xmm3, %xmm3
202 ; AVX1-NEXT:    vpunpcklqdq {{.*#+}} xmm2 = xmm3[0],xmm2[0]
203 ; AVX1-NEXT:    vpblendvb %xmm0, %xmm1, %xmm2, %xmm0
204 ; AVX1-NEXT:    vzeroupper
205 ; AVX1-NEXT:    retq
207 ; AVX2-LABEL: trunc:
208 ; AVX2:       # %bb.0:
209 ; AVX2-NEXT:    vpcmpeqw %xmm1, %xmm0, %xmm0
210 ; AVX2-NEXT:    vmovdqa {{.*#+}} ymm1 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15,16,17,20,21,24,25,28,29,24,25,28,29,28,29,30,31]
211 ; AVX2-NEXT:    vpshufb %ymm1, %ymm2, %ymm2
212 ; AVX2-NEXT:    vpermq {{.*#+}} ymm2 = ymm2[0,2,2,3]
213 ; AVX2-NEXT:    vpshufb %ymm1, %ymm3, %ymm1
214 ; AVX2-NEXT:    vpermq {{.*#+}} ymm1 = ymm1[0,2,2,3]
215 ; AVX2-NEXT:    vpblendvb %xmm0, %xmm2, %xmm1, %xmm0
216 ; AVX2-NEXT:    vzeroupper
217 ; AVX2-NEXT:    retq
218   %cmp = icmp eq <8 x i16> %a, %b
219   %sel = select <8 x i1> %cmp, <8 x i32> %c, <8 x i32> %d
220   %tr = trunc <8 x i32> %sel to <8 x i16>
221   ret <8 x i16> %tr
224 define <4 x float> @fptrunc(<4 x float> %a, <4 x float> %b, <4 x double> %c, <4 x double> %d) {
225 ; SSE2-LABEL: fptrunc:
226 ; SSE2:       # %bb.0:
227 ; SSE2-NEXT:    cmpltps %xmm1, %xmm0
228 ; SSE2-NEXT:    cvtpd2ps %xmm5, %xmm1
229 ; SSE2-NEXT:    cvtpd2ps %xmm4, %xmm4
230 ; SSE2-NEXT:    unpcklpd {{.*#+}} xmm4 = xmm4[0],xmm1[0]
231 ; SSE2-NEXT:    cvtpd2ps %xmm3, %xmm1
232 ; SSE2-NEXT:    cvtpd2ps %xmm2, %xmm2
233 ; SSE2-NEXT:    unpcklpd {{.*#+}} xmm2 = xmm2[0],xmm1[0]
234 ; SSE2-NEXT:    andpd %xmm0, %xmm2
235 ; SSE2-NEXT:    andnpd %xmm4, %xmm0
236 ; SSE2-NEXT:    orpd %xmm2, %xmm0
237 ; SSE2-NEXT:    retq
239 ; SSE41-LABEL: fptrunc:
240 ; SSE41:       # %bb.0:
241 ; SSE41-NEXT:    cmpltps %xmm1, %xmm0
242 ; SSE41-NEXT:    cvtpd2ps %xmm3, %xmm1
243 ; SSE41-NEXT:    cvtpd2ps %xmm2, %xmm2
244 ; SSE41-NEXT:    unpcklpd {{.*#+}} xmm2 = xmm2[0],xmm1[0]
245 ; SSE41-NEXT:    cvtpd2ps %xmm5, %xmm3
246 ; SSE41-NEXT:    cvtpd2ps %xmm4, %xmm1
247 ; SSE41-NEXT:    unpcklpd {{.*#+}} xmm1 = xmm1[0],xmm3[0]
248 ; SSE41-NEXT:    blendvps %xmm0, %xmm2, %xmm1
249 ; SSE41-NEXT:    movaps %xmm1, %xmm0
250 ; SSE41-NEXT:    retq
252 ; AVX-LABEL: fptrunc:
253 ; AVX:       # %bb.0:
254 ; AVX-NEXT:    vcmpltps %xmm1, %xmm0, %xmm0
255 ; AVX-NEXT:    vcvtpd2ps %ymm2, %xmm1
256 ; AVX-NEXT:    vcvtpd2ps %ymm3, %xmm2
257 ; AVX-NEXT:    vblendvps %xmm0, %xmm1, %xmm2, %xmm0
258 ; AVX-NEXT:    vzeroupper
259 ; AVX-NEXT:    retq
260   %cmp = fcmp olt <4 x float> %a, %b
261   %sel = select <4 x i1> %cmp, <4 x double> %c, <4 x double> %d
262   %tr = fptrunc <4 x double> %sel to <4 x float>
263   ret <4 x float> %tr
266 ; PR14657 - avoid truncation/extension of comparison results
267 ; These tests demonstrate the same issue as the simpler cases above,
268 ; but also include multi-BB to show potentially larger transforms/codegen issues.
270 @da = common global [1024 x float] zeroinitializer, align 32
271 @db = common global [1024 x float] zeroinitializer, align 32
272 @dc = common global [1024 x float] zeroinitializer, align 32
273 @dd = common global [1024 x float] zeroinitializer, align 32
274 @dj = common global [1024 x i32] zeroinitializer, align 32
276 define void @example25() nounwind {
277 ; SSE2-LABEL: example25:
278 ; SSE2:       # %bb.0: # %vector.ph
279 ; SSE2-NEXT:    movq $-4096, %rax # imm = 0xF000
280 ; SSE2-NEXT:    movdqa {{.*#+}} xmm0 = [1,1,1,1]
281 ; SSE2-NEXT:    .p2align 4, 0x90
282 ; SSE2-NEXT:  .LBB5_1: # %vector.body
283 ; SSE2-NEXT:    # =>This Inner Loop Header: Depth=1
284 ; SSE2-NEXT:    movaps da+4096(%rax), %xmm1
285 ; SSE2-NEXT:    movaps da+4112(%rax), %xmm2
286 ; SSE2-NEXT:    cmpltps db+4112(%rax), %xmm2
287 ; SSE2-NEXT:    cmpltps db+4096(%rax), %xmm1
288 ; SSE2-NEXT:    packssdw %xmm2, %xmm1
289 ; SSE2-NEXT:    movaps dc+4096(%rax), %xmm2
290 ; SSE2-NEXT:    movaps dc+4112(%rax), %xmm3
291 ; SSE2-NEXT:    cmpltps dd+4112(%rax), %xmm3
292 ; SSE2-NEXT:    cmpltps dd+4096(%rax), %xmm2
293 ; SSE2-NEXT:    packssdw %xmm3, %xmm2
294 ; SSE2-NEXT:    pand %xmm1, %xmm2
295 ; SSE2-NEXT:    movdqa %xmm2, %xmm1
296 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1],xmm1[2],xmm0[2],xmm1[3],xmm0[3]
297 ; SSE2-NEXT:    pand %xmm0, %xmm1
298 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm2 = xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
299 ; SSE2-NEXT:    pand %xmm0, %xmm2
300 ; SSE2-NEXT:    movdqa %xmm2, dj+4112(%rax)
301 ; SSE2-NEXT:    movdqa %xmm1, dj+4096(%rax)
302 ; SSE2-NEXT:    addq $32, %rax
303 ; SSE2-NEXT:    jne .LBB5_1
304 ; SSE2-NEXT:  # %bb.2: # %for.end
305 ; SSE2-NEXT:    retq
307 ; SSE41-LABEL: example25:
308 ; SSE41:       # %bb.0: # %vector.ph
309 ; SSE41-NEXT:    movq $-4096, %rax # imm = 0xF000
310 ; SSE41-NEXT:    movdqa {{.*#+}} xmm0 = [1,1,1,1]
311 ; SSE41-NEXT:    .p2align 4, 0x90
312 ; SSE41-NEXT:  .LBB5_1: # %vector.body
313 ; SSE41-NEXT:    # =>This Inner Loop Header: Depth=1
314 ; SSE41-NEXT:    movaps da+4096(%rax), %xmm1
315 ; SSE41-NEXT:    movaps da+4112(%rax), %xmm2
316 ; SSE41-NEXT:    cmpltps db+4112(%rax), %xmm2
317 ; SSE41-NEXT:    cmpltps db+4096(%rax), %xmm1
318 ; SSE41-NEXT:    packssdw %xmm2, %xmm1
319 ; SSE41-NEXT:    movaps dc+4096(%rax), %xmm2
320 ; SSE41-NEXT:    movaps dc+4112(%rax), %xmm3
321 ; SSE41-NEXT:    cmpltps dd+4112(%rax), %xmm3
322 ; SSE41-NEXT:    cmpltps dd+4096(%rax), %xmm2
323 ; SSE41-NEXT:    packssdw %xmm3, %xmm2
324 ; SSE41-NEXT:    pand %xmm1, %xmm2
325 ; SSE41-NEXT:    pmovzxwd {{.*#+}} xmm1 = xmm2[0],zero,xmm2[1],zero,xmm2[2],zero,xmm2[3],zero
326 ; SSE41-NEXT:    pand %xmm0, %xmm1
327 ; SSE41-NEXT:    punpckhwd {{.*#+}} xmm2 = xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
328 ; SSE41-NEXT:    pand %xmm0, %xmm2
329 ; SSE41-NEXT:    movdqa %xmm2, dj+4112(%rax)
330 ; SSE41-NEXT:    movdqa %xmm1, dj+4096(%rax)
331 ; SSE41-NEXT:    addq $32, %rax
332 ; SSE41-NEXT:    jne .LBB5_1
333 ; SSE41-NEXT:  # %bb.2: # %for.end
334 ; SSE41-NEXT:    retq
336 ; AVX1-LABEL: example25:
337 ; AVX1:       # %bb.0: # %vector.ph
338 ; AVX1-NEXT:    movq $-4096, %rax # imm = 0xF000
339 ; AVX1-NEXT:    vmovaps {{.*#+}} ymm0 = [1,1,1,1,1,1,1,1]
340 ; AVX1-NEXT:    .p2align 4, 0x90
341 ; AVX1-NEXT:  .LBB5_1: # %vector.body
342 ; AVX1-NEXT:    # =>This Inner Loop Header: Depth=1
343 ; AVX1-NEXT:    vmovups da+4096(%rax), %ymm1
344 ; AVX1-NEXT:    vcmpltps db+4096(%rax), %ymm1, %ymm1
345 ; AVX1-NEXT:    vmovups dc+4096(%rax), %ymm2
346 ; AVX1-NEXT:    vcmpltps dd+4096(%rax), %ymm2, %ymm2
347 ; AVX1-NEXT:    vandps %ymm2, %ymm1, %ymm1
348 ; AVX1-NEXT:    vandps %ymm0, %ymm1, %ymm1
349 ; AVX1-NEXT:    vmovups %ymm1, dj+4096(%rax)
350 ; AVX1-NEXT:    addq $32, %rax
351 ; AVX1-NEXT:    jne .LBB5_1
352 ; AVX1-NEXT:  # %bb.2: # %for.end
353 ; AVX1-NEXT:    vzeroupper
354 ; AVX1-NEXT:    retq
356 ; AVX2-LABEL: example25:
357 ; AVX2:       # %bb.0: # %vector.ph
358 ; AVX2-NEXT:    movq $-4096, %rax # imm = 0xF000
359 ; AVX2-NEXT:    .p2align 4, 0x90
360 ; AVX2-NEXT:  .LBB5_1: # %vector.body
361 ; AVX2-NEXT:    # =>This Inner Loop Header: Depth=1
362 ; AVX2-NEXT:    vmovups da+4096(%rax), %ymm0
363 ; AVX2-NEXT:    vcmpltps db+4096(%rax), %ymm0, %ymm0
364 ; AVX2-NEXT:    vmovups dc+4096(%rax), %ymm1
365 ; AVX2-NEXT:    vcmpltps dd+4096(%rax), %ymm1, %ymm1
366 ; AVX2-NEXT:    vandps %ymm1, %ymm0, %ymm0
367 ; AVX2-NEXT:    vpsrld $31, %ymm0, %ymm0
368 ; AVX2-NEXT:    vmovdqu %ymm0, dj+4096(%rax)
369 ; AVX2-NEXT:    addq $32, %rax
370 ; AVX2-NEXT:    jne .LBB5_1
371 ; AVX2-NEXT:  # %bb.2: # %for.end
372 ; AVX2-NEXT:    vzeroupper
373 ; AVX2-NEXT:    retq
374 vector.ph:
375   br label %vector.body
377 vector.body:
378   %index = phi i64 [ 0, %vector.ph ], [ %index.next, %vector.body ]
379   %0 = getelementptr inbounds [1024 x float], [1024 x float]* @da, i64 0, i64 %index
380   %1 = bitcast float* %0 to <8 x float>*
381   %2 = load <8 x float>, <8 x float>* %1, align 16
382   %3 = getelementptr inbounds [1024 x float], [1024 x float]* @db, i64 0, i64 %index
383   %4 = bitcast float* %3 to <8 x float>*
384   %5 = load <8 x float>, <8 x float>* %4, align 16
385   %6 = fcmp olt <8 x float> %2, %5
386   %7 = getelementptr inbounds [1024 x float], [1024 x float]* @dc, i64 0, i64 %index
387   %8 = bitcast float* %7 to <8 x float>*
388   %9 = load <8 x float>, <8 x float>* %8, align 16
389   %10 = getelementptr inbounds [1024 x float], [1024 x float]* @dd, i64 0, i64 %index
390   %11 = bitcast float* %10 to <8 x float>*
391   %12 = load <8 x float>, <8 x float>* %11, align 16
392   %13 = fcmp olt <8 x float> %9, %12
393   %14 = and <8 x i1> %6, %13
394   %15 = zext <8 x i1> %14 to <8 x i32>
395   %16 = getelementptr inbounds [1024 x i32], [1024 x i32]* @dj, i64 0, i64 %index
396   %17 = bitcast i32* %16 to <8 x i32>*
397   store <8 x i32> %15, <8 x i32>* %17, align 16
398   %index.next = add i64 %index, 8
399   %18 = icmp eq i64 %index.next, 1024
400   br i1 %18, label %for.end, label %vector.body
402 for.end:
403   ret void
406 define void @example24(i16 signext %x, i16 signext %y) nounwind {
407 ; SSE2-LABEL: example24:
408 ; SSE2:       # %bb.0: # %vector.ph
409 ; SSE2-NEXT:    movd %edi, %xmm0
410 ; SSE2-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
411 ; SSE2-NEXT:    pshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
412 ; SSE2-NEXT:    movd %esi, %xmm1
413 ; SSE2-NEXT:    pshuflw {{.*#+}} xmm1 = xmm1[0,0,2,3,4,5,6,7]
414 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[0,0,0,0]
415 ; SSE2-NEXT:    movq $-4096, %rax # imm = 0xF000
416 ; SSE2-NEXT:    .p2align 4, 0x90
417 ; SSE2-NEXT:  .LBB6_1: # %vector.body
418 ; SSE2-NEXT:    # =>This Inner Loop Header: Depth=1
419 ; SSE2-NEXT:    movaps da+4096(%rax), %xmm2
420 ; SSE2-NEXT:    movaps da+4112(%rax), %xmm3
421 ; SSE2-NEXT:    cmpltps db+4112(%rax), %xmm3
422 ; SSE2-NEXT:    cmpltps db+4096(%rax), %xmm2
423 ; SSE2-NEXT:    packssdw %xmm3, %xmm2
424 ; SSE2-NEXT:    movdqa %xmm0, %xmm3
425 ; SSE2-NEXT:    pand %xmm2, %xmm3
426 ; SSE2-NEXT:    pandn %xmm1, %xmm2
427 ; SSE2-NEXT:    por %xmm3, %xmm2
428 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm3 = xmm3[0],xmm2[0],xmm3[1],xmm2[1],xmm3[2],xmm2[2],xmm3[3],xmm2[3]
429 ; SSE2-NEXT:    psrad $16, %xmm3
430 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm2 = xmm2[4,4,5,5,6,6,7,7]
431 ; SSE2-NEXT:    psrad $16, %xmm2
432 ; SSE2-NEXT:    movdqa %xmm2, dj+4112(%rax)
433 ; SSE2-NEXT:    movdqa %xmm3, dj+4096(%rax)
434 ; SSE2-NEXT:    addq $32, %rax
435 ; SSE2-NEXT:    jne .LBB6_1
436 ; SSE2-NEXT:  # %bb.2: # %for.end
437 ; SSE2-NEXT:    retq
439 ; SSE41-LABEL: example24:
440 ; SSE41:       # %bb.0: # %vector.ph
441 ; SSE41-NEXT:    movd %edi, %xmm0
442 ; SSE41-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
443 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[0,0,0,0]
444 ; SSE41-NEXT:    movd %esi, %xmm0
445 ; SSE41-NEXT:    pshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
446 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[0,0,0,0]
447 ; SSE41-NEXT:    movq $-4096, %rax # imm = 0xF000
448 ; SSE41-NEXT:    .p2align 4, 0x90
449 ; SSE41-NEXT:  .LBB6_1: # %vector.body
450 ; SSE41-NEXT:    # =>This Inner Loop Header: Depth=1
451 ; SSE41-NEXT:    movaps da+4096(%rax), %xmm0
452 ; SSE41-NEXT:    movaps da+4112(%rax), %xmm3
453 ; SSE41-NEXT:    cmpltps db+4112(%rax), %xmm3
454 ; SSE41-NEXT:    cmpltps db+4096(%rax), %xmm0
455 ; SSE41-NEXT:    packssdw %xmm3, %xmm0
456 ; SSE41-NEXT:    movdqa %xmm2, %xmm3
457 ; SSE41-NEXT:    pblendvb %xmm0, %xmm1, %xmm3
458 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm3[2,3,0,1]
459 ; SSE41-NEXT:    pmovsxwd %xmm0, %xmm0
460 ; SSE41-NEXT:    pmovsxwd %xmm3, %xmm3
461 ; SSE41-NEXT:    movdqa %xmm3, dj+4096(%rax)
462 ; SSE41-NEXT:    movdqa %xmm0, dj+4112(%rax)
463 ; SSE41-NEXT:    addq $32, %rax
464 ; SSE41-NEXT:    jne .LBB6_1
465 ; SSE41-NEXT:  # %bb.2: # %for.end
466 ; SSE41-NEXT:    retq
468 ; AVX1-LABEL: example24:
469 ; AVX1:       # %bb.0: # %vector.ph
470 ; AVX1-NEXT:    vmovd %edi, %xmm0
471 ; AVX1-NEXT:    vpshuflw {{.*#+}} xmm0 = xmm0[0,0,2,3,4,5,6,7]
472 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
473 ; AVX1-NEXT:    vmovd %esi, %xmm1
474 ; AVX1-NEXT:    vpshuflw {{.*#+}} xmm1 = xmm1[0,0,2,3,4,5,6,7]
475 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm1[0,0,0,0]
476 ; AVX1-NEXT:    movq $-4096, %rax # imm = 0xF000
477 ; AVX1-NEXT:    vpmovsxwd %xmm0, %xmm2
478 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[2,3,0,1]
479 ; AVX1-NEXT:    vpmovsxwd %xmm0, %xmm0
480 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm2, %ymm0
481 ; AVX1-NEXT:    vpmovsxwd %xmm1, %xmm2
482 ; AVX1-NEXT:    vpshufd {{.*#+}} xmm1 = xmm1[2,3,0,1]
483 ; AVX1-NEXT:    vpmovsxwd %xmm1, %xmm1
484 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm2, %ymm1
485 ; AVX1-NEXT:    .p2align 4, 0x90
486 ; AVX1-NEXT:  .LBB6_1: # %vector.body
487 ; AVX1-NEXT:    # =>This Inner Loop Header: Depth=1
488 ; AVX1-NEXT:    vmovups da+4096(%rax), %ymm2
489 ; AVX1-NEXT:    vcmpltps db+4096(%rax), %ymm2, %ymm2
490 ; AVX1-NEXT:    vblendvps %ymm2, %ymm0, %ymm1, %ymm2
491 ; AVX1-NEXT:    vmovups %ymm2, dj+4096(%rax)
492 ; AVX1-NEXT:    addq $32, %rax
493 ; AVX1-NEXT:    jne .LBB6_1
494 ; AVX1-NEXT:  # %bb.2: # %for.end
495 ; AVX1-NEXT:    vzeroupper
496 ; AVX1-NEXT:    retq
498 ; AVX2-LABEL: example24:
499 ; AVX2:       # %bb.0: # %vector.ph
500 ; AVX2-NEXT:    vmovd %edi, %xmm0
501 ; AVX2-NEXT:    vpbroadcastw %xmm0, %xmm0
502 ; AVX2-NEXT:    vmovd %esi, %xmm1
503 ; AVX2-NEXT:    vpbroadcastw %xmm1, %xmm1
504 ; AVX2-NEXT:    movq $-4096, %rax # imm = 0xF000
505 ; AVX2-NEXT:    vpmovsxwd %xmm0, %ymm0
506 ; AVX2-NEXT:    vpmovsxwd %xmm1, %ymm1
507 ; AVX2-NEXT:    .p2align 4, 0x90
508 ; AVX2-NEXT:  .LBB6_1: # %vector.body
509 ; AVX2-NEXT:    # =>This Inner Loop Header: Depth=1
510 ; AVX2-NEXT:    vmovups da+4096(%rax), %ymm2
511 ; AVX2-NEXT:    vcmpltps db+4096(%rax), %ymm2, %ymm2
512 ; AVX2-NEXT:    vblendvps %ymm2, %ymm0, %ymm1, %ymm2
513 ; AVX2-NEXT:    vmovups %ymm2, dj+4096(%rax)
514 ; AVX2-NEXT:    addq $32, %rax
515 ; AVX2-NEXT:    jne .LBB6_1
516 ; AVX2-NEXT:  # %bb.2: # %for.end
517 ; AVX2-NEXT:    vzeroupper
518 ; AVX2-NEXT:    retq
519 vector.ph:
520   %0 = insertelement <8 x i16> undef, i16 %x, i32 0
521   %broadcast11 = shufflevector <8 x i16> %0, <8 x i16> undef, <8 x i32> zeroinitializer
522   %1 = insertelement <8 x i16> undef, i16 %y, i32 0
523   %broadcast12 = shufflevector <8 x i16> %1, <8 x i16> undef, <8 x i32> zeroinitializer
524   br label %vector.body
526 vector.body:
527   %index = phi i64 [ 0, %vector.ph ], [ %index.next, %vector.body ]
528   %2 = getelementptr inbounds [1024 x float], [1024 x float]* @da, i64 0, i64 %index
529   %3 = bitcast float* %2 to <8 x float>*
530   %4 = load <8 x float>, <8 x float>* %3, align 16
531   %5 = getelementptr inbounds [1024 x float], [1024 x float]* @db, i64 0, i64 %index
532   %6 = bitcast float* %5 to <8 x float>*
533   %7 = load <8 x float>, <8 x float>* %6, align 16
534   %8 = fcmp olt <8 x float> %4, %7
535   %9 = select <8 x i1> %8, <8 x i16> %broadcast11, <8 x i16> %broadcast12
536   %10 = sext <8 x i16> %9 to <8 x i32>
537   %11 = getelementptr inbounds [1024 x i32], [1024 x i32]* @dj, i64 0, i64 %index
538   %12 = bitcast i32* %11 to <8 x i32>*
539   store <8 x i32> %10, <8 x i32>* %12, align 16
540   %index.next = add i64 %index, 8
541   %13 = icmp eq i64 %index.next, 1024
542   br i1 %13, label %for.end, label %vector.body
544 for.end:
545   ret void