Revert r354244 "[DAGCombiner] Eliminate dead stores to stack."
[llvm-complete.git] / test / CodeGen / X86 / sar_fold64.ll
blob54e5f342fa9b2192c5e5913425a267d7e5061181
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown | FileCheck %s
4 define i32 @shl48sar47(i64 %a) #0 {
5 ; CHECK-LABEL: shl48sar47:
6 ; CHECK:       # %bb.0:
7 ; CHECK-NEXT:    movswq %di, %rax
8 ; CHECK-NEXT:    addl %eax, %eax
9 ; CHECK-NEXT:    # kill: def $eax killed $eax killed $rax
10 ; CHECK-NEXT:    retq
11   %1 = shl i64 %a, 48
12   %2 = ashr exact i64 %1, 47
13   %3 = trunc i64 %2 to i32
14   ret i32 %3
17 define i32 @shl48sar49(i64 %a) #0 {
18 ; CHECK-LABEL: shl48sar49:
19 ; CHECK:       # %bb.0:
20 ; CHECK-NEXT:    movswq %di, %rax
21 ; CHECK-NEXT:    shrq %rax
22 ; CHECK-NEXT:    # kill: def $eax killed $eax killed $rax
23 ; CHECK-NEXT:    retq
24   %1 = shl i64 %a, 48
25   %2 = ashr exact i64 %1, 49
26   %3 = trunc i64 %2 to i32
27   ret i32 %3
30 define i32 @shl56sar55(i64 %a) #0 {
31 ; CHECK-LABEL: shl56sar55:
32 ; CHECK:       # %bb.0:
33 ; CHECK-NEXT:    movsbq %dil, %rax
34 ; CHECK-NEXT:    addl %eax, %eax
35 ; CHECK-NEXT:    # kill: def $eax killed $eax killed $rax
36 ; CHECK-NEXT:    retq
37   %1 = shl i64 %a, 56
38   %2 = ashr exact i64 %1, 55
39   %3 = trunc i64 %2 to i32
40   ret i32 %3
43 define i32 @shl56sar57(i64 %a) #0 {
44 ; CHECK-LABEL: shl56sar57:
45 ; CHECK:       # %bb.0:
46 ; CHECK-NEXT:    movsbq %dil, %rax
47 ; CHECK-NEXT:    shrq %rax
48 ; CHECK-NEXT:    # kill: def $eax killed $eax killed $rax
49 ; CHECK-NEXT:    retq
50   %1 = shl i64 %a, 56
51   %2 = ashr exact i64 %1, 57
52   %3 = trunc i64 %2 to i32
53   ret i32 %3
56 define i8 @all_sign_bit_ashr(i8 %x) {
57 ; CHECK-LABEL: all_sign_bit_ashr:
58 ; CHECK:       # %bb.0:
59 ; CHECK-NEXT:    movl %edi, %eax
60 ; CHECK-NEXT:    andb $1, %al
61 ; CHECK-NEXT:    negb %al
62 ; CHECK-NEXT:    # kill: def $al killed $al killed $eax
63 ; CHECK-NEXT:    retq
64   %and = and i8 %x, 1
65   %neg = sub i8 0, %and
66   %sar = ashr i8 %neg, 6
67   ret i8 %sar
70 define <4 x i32> @all_sign_bit_ashr_vec(<4 x i32> %x) {
71 ; CHECK-LABEL: all_sign_bit_ashr_vec:
72 ; CHECK:       # %bb.0:
73 ; CHECK-NEXT:    pand {{.*}}(%rip), %xmm0
74 ; CHECK-NEXT:    pxor %xmm1, %xmm1
75 ; CHECK-NEXT:    psubd %xmm0, %xmm1
76 ; CHECK-NEXT:    movdqa %xmm1, %xmm0
77 ; CHECK-NEXT:    retq
78   %and = and <4 x i32> %x, <i32 1, i32 1, i32 1 , i32 1>
79   %neg = sub <4 x i32> zeroinitializer, %and
80   %sar = ashr <4 x i32> %neg, <i32 1, i32 31, i32 5, i32 0>
81   ret <4 x i32> %sar
84 attributes #0 = { nounwind }