1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE2
3 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2
6 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512BW
7 ; RUN: llc < %s -x86-experimental-vector-widening-legalization -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw,+avx512vl | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512VL
13 define i64 @test_v2i64(<2 x i64> %a0) {
14 ; SSE2-LABEL: test_v2i64:
16 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
17 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648]
18 ; SSE2-NEXT: movdqa %xmm0, %xmm3
19 ; SSE2-NEXT: pxor %xmm2, %xmm3
20 ; SSE2-NEXT: pxor %xmm1, %xmm2
21 ; SSE2-NEXT: movdqa %xmm2, %xmm4
22 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm4
23 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
24 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm2
25 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
26 ; SSE2-NEXT: pand %xmm5, %xmm2
27 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
28 ; SSE2-NEXT: por %xmm2, %xmm3
29 ; SSE2-NEXT: pand %xmm3, %xmm0
30 ; SSE2-NEXT: pandn %xmm1, %xmm3
31 ; SSE2-NEXT: por %xmm0, %xmm3
32 ; SSE2-NEXT: movq %xmm3, %rax
35 ; SSE41-LABEL: test_v2i64:
37 ; SSE41-NEXT: movdqa %xmm0, %xmm1
38 ; SSE41-NEXT: pshufd {{.*#+}} xmm2 = xmm0[2,3,0,1]
39 ; SSE41-NEXT: movdqa {{.*#+}} xmm0 = [2147483648,2147483648]
40 ; SSE41-NEXT: movdqa %xmm1, %xmm3
41 ; SSE41-NEXT: pxor %xmm0, %xmm3
42 ; SSE41-NEXT: pxor %xmm2, %xmm0
43 ; SSE41-NEXT: movdqa %xmm0, %xmm4
44 ; SSE41-NEXT: pcmpgtd %xmm3, %xmm4
45 ; SSE41-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
46 ; SSE41-NEXT: pcmpeqd %xmm3, %xmm0
47 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
48 ; SSE41-NEXT: pand %xmm5, %xmm0
49 ; SSE41-NEXT: por %xmm4, %xmm0
50 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
51 ; SSE41-NEXT: movq %xmm2, %rax
54 ; AVX-LABEL: test_v2i64:
56 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
57 ; AVX-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
58 ; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
59 ; AVX-NEXT: vmovq %xmm0, %rax
62 ; AVX512BW-LABEL: test_v2i64:
64 ; AVX512BW-NEXT: # kill: def $xmm0 killed $xmm0 def $zmm0
65 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
66 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
67 ; AVX512BW-NEXT: vmovq %xmm0, %rax
68 ; AVX512BW-NEXT: vzeroupper
71 ; AVX512VL-LABEL: test_v2i64:
73 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
74 ; AVX512VL-NEXT: vpminsq %xmm1, %xmm0, %xmm0
75 ; AVX512VL-NEXT: vmovq %xmm0, %rax
77 %1 = call i64 @llvm.experimental.vector.reduce.smin.i64.v2i64(<2 x i64> %a0)
81 define i64 @test_v4i64(<4 x i64> %a0) {
82 ; SSE2-LABEL: test_v4i64:
84 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648]
85 ; SSE2-NEXT: movdqa %xmm0, %xmm3
86 ; SSE2-NEXT: pxor %xmm2, %xmm3
87 ; SSE2-NEXT: movdqa %xmm1, %xmm4
88 ; SSE2-NEXT: pxor %xmm2, %xmm4
89 ; SSE2-NEXT: movdqa %xmm4, %xmm5
90 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm5
91 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
92 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm4
93 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
94 ; SSE2-NEXT: pand %xmm6, %xmm3
95 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm5[1,1,3,3]
96 ; SSE2-NEXT: por %xmm3, %xmm4
97 ; SSE2-NEXT: pand %xmm4, %xmm0
98 ; SSE2-NEXT: pandn %xmm1, %xmm4
99 ; SSE2-NEXT: por %xmm0, %xmm4
100 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm4[2,3,0,1]
101 ; SSE2-NEXT: movdqa %xmm4, %xmm1
102 ; SSE2-NEXT: pxor %xmm2, %xmm1
103 ; SSE2-NEXT: pxor %xmm0, %xmm2
104 ; SSE2-NEXT: movdqa %xmm2, %xmm3
105 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
106 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
107 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm2
108 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
109 ; SSE2-NEXT: pand %xmm5, %xmm1
110 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm3[1,1,3,3]
111 ; SSE2-NEXT: por %xmm1, %xmm2
112 ; SSE2-NEXT: pand %xmm2, %xmm4
113 ; SSE2-NEXT: pandn %xmm0, %xmm2
114 ; SSE2-NEXT: por %xmm4, %xmm2
115 ; SSE2-NEXT: movq %xmm2, %rax
118 ; SSE41-LABEL: test_v4i64:
120 ; SSE41-NEXT: movdqa %xmm0, %xmm2
121 ; SSE41-NEXT: movdqa {{.*#+}} xmm3 = [2147483648,2147483648]
122 ; SSE41-NEXT: pxor %xmm3, %xmm0
123 ; SSE41-NEXT: movdqa %xmm1, %xmm4
124 ; SSE41-NEXT: pxor %xmm3, %xmm4
125 ; SSE41-NEXT: movdqa %xmm4, %xmm5
126 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm5
127 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
128 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm4
129 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm4[1,1,3,3]
130 ; SSE41-NEXT: pand %xmm6, %xmm0
131 ; SSE41-NEXT: por %xmm5, %xmm0
132 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm1
133 ; SSE41-NEXT: pshufd {{.*#+}} xmm2 = xmm1[2,3,0,1]
134 ; SSE41-NEXT: movdqa %xmm1, %xmm0
135 ; SSE41-NEXT: pxor %xmm3, %xmm0
136 ; SSE41-NEXT: pxor %xmm2, %xmm3
137 ; SSE41-NEXT: movdqa %xmm3, %xmm4
138 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
139 ; SSE41-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
140 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm3
141 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
142 ; SSE41-NEXT: pand %xmm5, %xmm0
143 ; SSE41-NEXT: por %xmm4, %xmm0
144 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
145 ; SSE41-NEXT: movq %xmm2, %rax
148 ; AVX1-LABEL: test_v4i64:
150 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
151 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm0, %xmm2
152 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm3
153 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2
154 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
155 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
156 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
157 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
158 ; AVX1-NEXT: vmovq %xmm0, %rax
159 ; AVX1-NEXT: vzeroupper
162 ; AVX2-LABEL: test_v4i64:
164 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
165 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
166 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
167 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
168 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
169 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
170 ; AVX2-NEXT: vmovq %xmm0, %rax
171 ; AVX2-NEXT: vzeroupper
174 ; AVX512BW-LABEL: test_v4i64:
176 ; AVX512BW-NEXT: # kill: def $ymm0 killed $ymm0 def $zmm0
177 ; AVX512BW-NEXT: vextracti128 $1, %ymm0, %xmm1
178 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
179 ; AVX512BW-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
180 ; AVX512BW-NEXT: vpminsq %zmm1, %zmm0, %zmm0
181 ; AVX512BW-NEXT: vmovq %xmm0, %rax
182 ; AVX512BW-NEXT: vzeroupper
183 ; AVX512BW-NEXT: retq
185 ; AVX512VL-LABEL: test_v4i64:
187 ; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
188 ; AVX512VL-NEXT: vpminsq %ymm1, %ymm0, %ymm0
189 ; AVX512VL-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
190 ; AVX512VL-NEXT: vpminsq %ymm1, %ymm0, %ymm0
191 ; AVX512VL-NEXT: vmovq %xmm0, %rax
192 ; AVX512VL-NEXT: vzeroupper
193 ; AVX512VL-NEXT: retq
194 %1 = call i64 @llvm.experimental.vector.reduce.smin.i64.v4i64(<4 x i64> %a0)
198 define i64 @test_v8i64(<8 x i64> %a0) {
199 ; SSE2-LABEL: test_v8i64:
201 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648]
202 ; SSE2-NEXT: movdqa %xmm1, %xmm5
203 ; SSE2-NEXT: pxor %xmm4, %xmm5
204 ; SSE2-NEXT: movdqa %xmm3, %xmm6
205 ; SSE2-NEXT: pxor %xmm4, %xmm6
206 ; SSE2-NEXT: movdqa %xmm6, %xmm7
207 ; SSE2-NEXT: pcmpgtd %xmm5, %xmm7
208 ; SSE2-NEXT: pshufd {{.*#+}} xmm8 = xmm7[0,0,2,2]
209 ; SSE2-NEXT: pcmpeqd %xmm5, %xmm6
210 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
211 ; SSE2-NEXT: pand %xmm8, %xmm6
212 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm7[1,1,3,3]
213 ; SSE2-NEXT: por %xmm6, %xmm5
214 ; SSE2-NEXT: pand %xmm5, %xmm1
215 ; SSE2-NEXT: pandn %xmm3, %xmm5
216 ; SSE2-NEXT: por %xmm1, %xmm5
217 ; SSE2-NEXT: movdqa %xmm0, %xmm1
218 ; SSE2-NEXT: pxor %xmm4, %xmm1
219 ; SSE2-NEXT: movdqa %xmm2, %xmm3
220 ; SSE2-NEXT: pxor %xmm4, %xmm3
221 ; SSE2-NEXT: movdqa %xmm3, %xmm6
222 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm6
223 ; SSE2-NEXT: pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
224 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm3
225 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm3[1,1,3,3]
226 ; SSE2-NEXT: pand %xmm7, %xmm1
227 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm6[1,1,3,3]
228 ; SSE2-NEXT: por %xmm1, %xmm3
229 ; SSE2-NEXT: pand %xmm3, %xmm0
230 ; SSE2-NEXT: pandn %xmm2, %xmm3
231 ; SSE2-NEXT: por %xmm0, %xmm3
232 ; SSE2-NEXT: movdqa %xmm3, %xmm0
233 ; SSE2-NEXT: pxor %xmm4, %xmm0
234 ; SSE2-NEXT: movdqa %xmm5, %xmm1
235 ; SSE2-NEXT: pxor %xmm4, %xmm1
236 ; SSE2-NEXT: movdqa %xmm1, %xmm2
237 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
238 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm2[0,0,2,2]
239 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm1
240 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
241 ; SSE2-NEXT: pand %xmm6, %xmm0
242 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm2[1,1,3,3]
243 ; SSE2-NEXT: por %xmm0, %xmm1
244 ; SSE2-NEXT: pand %xmm1, %xmm3
245 ; SSE2-NEXT: pandn %xmm5, %xmm1
246 ; SSE2-NEXT: por %xmm3, %xmm1
247 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
248 ; SSE2-NEXT: movdqa %xmm1, %xmm2
249 ; SSE2-NEXT: pxor %xmm4, %xmm2
250 ; SSE2-NEXT: pxor %xmm0, %xmm4
251 ; SSE2-NEXT: movdqa %xmm4, %xmm3
252 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm3
253 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm3[0,0,2,2]
254 ; SSE2-NEXT: pcmpeqd %xmm2, %xmm4
255 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
256 ; SSE2-NEXT: pand %xmm5, %xmm2
257 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
258 ; SSE2-NEXT: por %xmm2, %xmm3
259 ; SSE2-NEXT: pand %xmm3, %xmm1
260 ; SSE2-NEXT: pandn %xmm0, %xmm3
261 ; SSE2-NEXT: por %xmm1, %xmm3
262 ; SSE2-NEXT: movq %xmm3, %rax
265 ; SSE41-LABEL: test_v8i64:
267 ; SSE41-NEXT: movdqa %xmm0, %xmm8
268 ; SSE41-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,2147483648]
269 ; SSE41-NEXT: movdqa %xmm1, %xmm0
270 ; SSE41-NEXT: pxor %xmm5, %xmm0
271 ; SSE41-NEXT: movdqa %xmm3, %xmm6
272 ; SSE41-NEXT: pxor %xmm5, %xmm6
273 ; SSE41-NEXT: movdqa %xmm6, %xmm7
274 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm7
275 ; SSE41-NEXT: pshufd {{.*#+}} xmm4 = xmm7[0,0,2,2]
276 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm6
277 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
278 ; SSE41-NEXT: pand %xmm4, %xmm0
279 ; SSE41-NEXT: por %xmm7, %xmm0
280 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm3
281 ; SSE41-NEXT: movdqa %xmm8, %xmm0
282 ; SSE41-NEXT: pxor %xmm5, %xmm0
283 ; SSE41-NEXT: movdqa %xmm2, %xmm1
284 ; SSE41-NEXT: pxor %xmm5, %xmm1
285 ; SSE41-NEXT: movdqa %xmm1, %xmm4
286 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
287 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm4[0,0,2,2]
288 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
289 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
290 ; SSE41-NEXT: pand %xmm6, %xmm0
291 ; SSE41-NEXT: por %xmm4, %xmm0
292 ; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm2
293 ; SSE41-NEXT: movapd %xmm2, %xmm0
294 ; SSE41-NEXT: xorpd %xmm5, %xmm0
295 ; SSE41-NEXT: movapd %xmm3, %xmm1
296 ; SSE41-NEXT: xorpd %xmm5, %xmm1
297 ; SSE41-NEXT: movapd %xmm1, %xmm4
298 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm4
299 ; SSE41-NEXT: pshufd {{.*#+}} xmm6 = xmm4[0,0,2,2]
300 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
301 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
302 ; SSE41-NEXT: pand %xmm6, %xmm0
303 ; SSE41-NEXT: por %xmm4, %xmm0
304 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm3
305 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm3[2,3,0,1]
306 ; SSE41-NEXT: movdqa %xmm3, %xmm0
307 ; SSE41-NEXT: pxor %xmm5, %xmm0
308 ; SSE41-NEXT: pxor %xmm1, %xmm5
309 ; SSE41-NEXT: movdqa %xmm5, %xmm2
310 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
311 ; SSE41-NEXT: pshufd {{.*#+}} xmm4 = xmm2[0,0,2,2]
312 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm5
313 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm5[1,1,3,3]
314 ; SSE41-NEXT: pand %xmm4, %xmm0
315 ; SSE41-NEXT: por %xmm2, %xmm0
316 ; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm1
317 ; SSE41-NEXT: movq %xmm1, %rax
320 ; AVX1-LABEL: test_v8i64:
322 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm2
323 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm3
324 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
325 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm3
326 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2
327 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
328 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
329 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
330 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm0, %xmm3
331 ; AVX1-NEXT: vinsertf128 $1, %xmm3, %ymm2, %ymm2
332 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
333 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
334 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
335 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
336 ; AVX1-NEXT: vmovq %xmm0, %rax
337 ; AVX1-NEXT: vzeroupper
340 ; AVX2-LABEL: test_v8i64:
342 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
343 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
344 ; AVX2-NEXT: vextractf128 $1, %ymm0, %xmm1
345 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
346 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
347 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
348 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
349 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
350 ; AVX2-NEXT: vmovq %xmm0, %rax
351 ; AVX2-NEXT: vzeroupper
354 ; AVX512-LABEL: test_v8i64:
356 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
357 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
358 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
359 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
360 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
361 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
362 ; AVX512-NEXT: vmovq %xmm0, %rax
363 ; AVX512-NEXT: vzeroupper
365 %1 = call i64 @llvm.experimental.vector.reduce.smin.i64.v8i64(<8 x i64> %a0)
369 define i64 @test_v16i64(<16 x i64> %a0) {
370 ; SSE2-LABEL: test_v16i64:
372 ; SSE2-NEXT: movdqa {{.*#+}} xmm8 = [2147483648,2147483648]
373 ; SSE2-NEXT: movdqa %xmm2, %xmm9
374 ; SSE2-NEXT: pxor %xmm8, %xmm9
375 ; SSE2-NEXT: movdqa %xmm6, %xmm10
376 ; SSE2-NEXT: pxor %xmm8, %xmm10
377 ; SSE2-NEXT: movdqa %xmm10, %xmm11
378 ; SSE2-NEXT: pcmpgtd %xmm9, %xmm11
379 ; SSE2-NEXT: pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
380 ; SSE2-NEXT: pcmpeqd %xmm9, %xmm10
381 ; SSE2-NEXT: pshufd {{.*#+}} xmm10 = xmm10[1,1,3,3]
382 ; SSE2-NEXT: pand %xmm12, %xmm10
383 ; SSE2-NEXT: pshufd {{.*#+}} xmm9 = xmm11[1,1,3,3]
384 ; SSE2-NEXT: por %xmm10, %xmm9
385 ; SSE2-NEXT: pand %xmm9, %xmm2
386 ; SSE2-NEXT: pandn %xmm6, %xmm9
387 ; SSE2-NEXT: por %xmm2, %xmm9
388 ; SSE2-NEXT: movdqa %xmm0, %xmm2
389 ; SSE2-NEXT: pxor %xmm8, %xmm2
390 ; SSE2-NEXT: movdqa %xmm4, %xmm6
391 ; SSE2-NEXT: pxor %xmm8, %xmm6
392 ; SSE2-NEXT: movdqa %xmm6, %xmm10
393 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm10
394 ; SSE2-NEXT: pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
395 ; SSE2-NEXT: pcmpeqd %xmm2, %xmm6
396 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm6[1,1,3,3]
397 ; SSE2-NEXT: pand %xmm11, %xmm6
398 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm10[1,1,3,3]
399 ; SSE2-NEXT: por %xmm6, %xmm2
400 ; SSE2-NEXT: pand %xmm2, %xmm0
401 ; SSE2-NEXT: pandn %xmm4, %xmm2
402 ; SSE2-NEXT: por %xmm0, %xmm2
403 ; SSE2-NEXT: movdqa %xmm3, %xmm0
404 ; SSE2-NEXT: pxor %xmm8, %xmm0
405 ; SSE2-NEXT: movdqa %xmm7, %xmm4
406 ; SSE2-NEXT: pxor %xmm8, %xmm4
407 ; SSE2-NEXT: movdqa %xmm4, %xmm6
408 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm6
409 ; SSE2-NEXT: pshufd {{.*#+}} xmm10 = xmm6[0,0,2,2]
410 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm4
411 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm4[1,1,3,3]
412 ; SSE2-NEXT: pand %xmm10, %xmm4
413 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm6[1,1,3,3]
414 ; SSE2-NEXT: por %xmm4, %xmm0
415 ; SSE2-NEXT: pand %xmm0, %xmm3
416 ; SSE2-NEXT: pandn %xmm7, %xmm0
417 ; SSE2-NEXT: por %xmm3, %xmm0
418 ; SSE2-NEXT: movdqa %xmm1, %xmm3
419 ; SSE2-NEXT: pxor %xmm8, %xmm3
420 ; SSE2-NEXT: movdqa %xmm5, %xmm4
421 ; SSE2-NEXT: pxor %xmm8, %xmm4
422 ; SSE2-NEXT: movdqa %xmm4, %xmm6
423 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm6
424 ; SSE2-NEXT: pshufd {{.*#+}} xmm7 = xmm6[0,0,2,2]
425 ; SSE2-NEXT: pcmpeqd %xmm3, %xmm4
426 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
427 ; SSE2-NEXT: pand %xmm7, %xmm3
428 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm6[1,1,3,3]
429 ; SSE2-NEXT: por %xmm3, %xmm4
430 ; SSE2-NEXT: pand %xmm4, %xmm1
431 ; SSE2-NEXT: pandn %xmm5, %xmm4
432 ; SSE2-NEXT: por %xmm1, %xmm4
433 ; SSE2-NEXT: movdqa %xmm4, %xmm1
434 ; SSE2-NEXT: pxor %xmm8, %xmm1
435 ; SSE2-NEXT: movdqa %xmm0, %xmm3
436 ; SSE2-NEXT: pxor %xmm8, %xmm3
437 ; SSE2-NEXT: movdqa %xmm3, %xmm5
438 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm5
439 ; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[0,0,2,2]
440 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm3
441 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
442 ; SSE2-NEXT: pand %xmm6, %xmm3
443 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm5[1,1,3,3]
444 ; SSE2-NEXT: por %xmm3, %xmm1
445 ; SSE2-NEXT: pand %xmm1, %xmm4
446 ; SSE2-NEXT: pandn %xmm0, %xmm1
447 ; SSE2-NEXT: por %xmm4, %xmm1
448 ; SSE2-NEXT: movdqa %xmm2, %xmm0
449 ; SSE2-NEXT: pxor %xmm8, %xmm0
450 ; SSE2-NEXT: movdqa %xmm9, %xmm3
451 ; SSE2-NEXT: pxor %xmm8, %xmm3
452 ; SSE2-NEXT: movdqa %xmm3, %xmm4
453 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
454 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
455 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm3
456 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm3[1,1,3,3]
457 ; SSE2-NEXT: pand %xmm5, %xmm0
458 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm4[1,1,3,3]
459 ; SSE2-NEXT: por %xmm0, %xmm3
460 ; SSE2-NEXT: pand %xmm3, %xmm2
461 ; SSE2-NEXT: pandn %xmm9, %xmm3
462 ; SSE2-NEXT: por %xmm2, %xmm3
463 ; SSE2-NEXT: movdqa %xmm3, %xmm0
464 ; SSE2-NEXT: pxor %xmm8, %xmm0
465 ; SSE2-NEXT: movdqa %xmm1, %xmm2
466 ; SSE2-NEXT: pxor %xmm8, %xmm2
467 ; SSE2-NEXT: movdqa %xmm2, %xmm4
468 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
469 ; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm4[0,0,2,2]
470 ; SSE2-NEXT: pcmpeqd %xmm0, %xmm2
471 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
472 ; SSE2-NEXT: pand %xmm5, %xmm0
473 ; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
474 ; SSE2-NEXT: por %xmm0, %xmm2
475 ; SSE2-NEXT: pand %xmm2, %xmm3
476 ; SSE2-NEXT: pandn %xmm1, %xmm2
477 ; SSE2-NEXT: por %xmm3, %xmm2
478 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
479 ; SSE2-NEXT: movdqa %xmm2, %xmm1
480 ; SSE2-NEXT: pxor %xmm8, %xmm1
481 ; SSE2-NEXT: pxor %xmm0, %xmm8
482 ; SSE2-NEXT: movdqa %xmm8, %xmm3
483 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm3
484 ; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm3[0,0,2,2]
485 ; SSE2-NEXT: pcmpeqd %xmm1, %xmm8
486 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm8[1,1,3,3]
487 ; SSE2-NEXT: pand %xmm4, %xmm1
488 ; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
489 ; SSE2-NEXT: por %xmm1, %xmm3
490 ; SSE2-NEXT: pand %xmm3, %xmm2
491 ; SSE2-NEXT: pandn %xmm0, %xmm3
492 ; SSE2-NEXT: por %xmm2, %xmm3
493 ; SSE2-NEXT: movq %xmm3, %rax
496 ; SSE41-LABEL: test_v16i64:
498 ; SSE41-NEXT: movdqa %xmm0, %xmm8
499 ; SSE41-NEXT: movdqa {{.*#+}} xmm9 = [2147483648,2147483648]
500 ; SSE41-NEXT: movdqa %xmm2, %xmm10
501 ; SSE41-NEXT: pxor %xmm9, %xmm10
502 ; SSE41-NEXT: movdqa %xmm6, %xmm0
503 ; SSE41-NEXT: pxor %xmm9, %xmm0
504 ; SSE41-NEXT: movdqa %xmm0, %xmm11
505 ; SSE41-NEXT: pcmpgtd %xmm10, %xmm11
506 ; SSE41-NEXT: pshufd {{.*#+}} xmm12 = xmm11[0,0,2,2]
507 ; SSE41-NEXT: pcmpeqd %xmm10, %xmm0
508 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
509 ; SSE41-NEXT: pand %xmm12, %xmm0
510 ; SSE41-NEXT: por %xmm11, %xmm0
511 ; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm6
512 ; SSE41-NEXT: movdqa %xmm8, %xmm0
513 ; SSE41-NEXT: pxor %xmm9, %xmm0
514 ; SSE41-NEXT: movdqa %xmm4, %xmm2
515 ; SSE41-NEXT: pxor %xmm9, %xmm2
516 ; SSE41-NEXT: movdqa %xmm2, %xmm10
517 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm10
518 ; SSE41-NEXT: pshufd {{.*#+}} xmm11 = xmm10[0,0,2,2]
519 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
520 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
521 ; SSE41-NEXT: pand %xmm11, %xmm0
522 ; SSE41-NEXT: por %xmm10, %xmm0
523 ; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm4
524 ; SSE41-NEXT: movdqa %xmm3, %xmm0
525 ; SSE41-NEXT: pxor %xmm9, %xmm0
526 ; SSE41-NEXT: movdqa %xmm7, %xmm2
527 ; SSE41-NEXT: pxor %xmm9, %xmm2
528 ; SSE41-NEXT: movdqa %xmm2, %xmm8
529 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm8
530 ; SSE41-NEXT: pshufd {{.*#+}} xmm10 = xmm8[0,0,2,2]
531 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
532 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
533 ; SSE41-NEXT: pand %xmm10, %xmm0
534 ; SSE41-NEXT: por %xmm8, %xmm0
535 ; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm7
536 ; SSE41-NEXT: movdqa %xmm1, %xmm0
537 ; SSE41-NEXT: pxor %xmm9, %xmm0
538 ; SSE41-NEXT: movdqa %xmm5, %xmm2
539 ; SSE41-NEXT: pxor %xmm9, %xmm2
540 ; SSE41-NEXT: movdqa %xmm2, %xmm3
541 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm3
542 ; SSE41-NEXT: pshufd {{.*#+}} xmm8 = xmm3[0,0,2,2]
543 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm2
544 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,3,3]
545 ; SSE41-NEXT: pand %xmm8, %xmm0
546 ; SSE41-NEXT: por %xmm3, %xmm0
547 ; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm5
548 ; SSE41-NEXT: movapd %xmm5, %xmm0
549 ; SSE41-NEXT: xorpd %xmm9, %xmm0
550 ; SSE41-NEXT: movapd %xmm7, %xmm1
551 ; SSE41-NEXT: xorpd %xmm9, %xmm1
552 ; SSE41-NEXT: movapd %xmm1, %xmm2
553 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
554 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
555 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
556 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
557 ; SSE41-NEXT: pand %xmm3, %xmm0
558 ; SSE41-NEXT: por %xmm2, %xmm0
559 ; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm7
560 ; SSE41-NEXT: movapd %xmm4, %xmm0
561 ; SSE41-NEXT: xorpd %xmm9, %xmm0
562 ; SSE41-NEXT: movapd %xmm6, %xmm1
563 ; SSE41-NEXT: xorpd %xmm9, %xmm1
564 ; SSE41-NEXT: movapd %xmm1, %xmm2
565 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
566 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
567 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
568 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
569 ; SSE41-NEXT: pand %xmm3, %xmm0
570 ; SSE41-NEXT: por %xmm2, %xmm0
571 ; SSE41-NEXT: blendvpd %xmm0, %xmm4, %xmm6
572 ; SSE41-NEXT: movapd %xmm6, %xmm0
573 ; SSE41-NEXT: xorpd %xmm9, %xmm0
574 ; SSE41-NEXT: movapd %xmm7, %xmm1
575 ; SSE41-NEXT: xorpd %xmm9, %xmm1
576 ; SSE41-NEXT: movapd %xmm1, %xmm2
577 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
578 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
579 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm1
580 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
581 ; SSE41-NEXT: pand %xmm3, %xmm0
582 ; SSE41-NEXT: por %xmm2, %xmm0
583 ; SSE41-NEXT: blendvpd %xmm0, %xmm6, %xmm7
584 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm7[2,3,0,1]
585 ; SSE41-NEXT: movdqa %xmm7, %xmm0
586 ; SSE41-NEXT: pxor %xmm9, %xmm0
587 ; SSE41-NEXT: pxor %xmm1, %xmm9
588 ; SSE41-NEXT: movdqa %xmm9, %xmm2
589 ; SSE41-NEXT: pcmpgtd %xmm0, %xmm2
590 ; SSE41-NEXT: pshufd {{.*#+}} xmm3 = xmm2[0,0,2,2]
591 ; SSE41-NEXT: pcmpeqd %xmm0, %xmm9
592 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm9[1,1,3,3]
593 ; SSE41-NEXT: pand %xmm3, %xmm0
594 ; SSE41-NEXT: por %xmm2, %xmm0
595 ; SSE41-NEXT: blendvpd %xmm0, %xmm7, %xmm1
596 ; SSE41-NEXT: movq %xmm1, %rax
599 ; AVX1-LABEL: test_v16i64:
601 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm4
602 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm5
603 ; AVX1-NEXT: vpcmpgtq %xmm4, %xmm5, %xmm4
604 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm3, %xmm5
605 ; AVX1-NEXT: vinsertf128 $1, %xmm4, %ymm5, %ymm4
606 ; AVX1-NEXT: vblendvpd %ymm4, %ymm1, %ymm3, %ymm1
607 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
608 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm4
609 ; AVX1-NEXT: vpcmpgtq %xmm3, %xmm4, %xmm3
610 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm2, %xmm4
611 ; AVX1-NEXT: vinsertf128 $1, %xmm3, %ymm4, %ymm3
612 ; AVX1-NEXT: vblendvpd %ymm3, %ymm0, %ymm2, %ymm0
613 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm2
614 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm3
615 ; AVX1-NEXT: vpcmpgtq %xmm2, %xmm3, %xmm2
616 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm3
617 ; AVX1-NEXT: vinsertf128 $1, %xmm2, %ymm3, %ymm2
618 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
619 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
620 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
621 ; AVX1-NEXT: vpcmpgtq %xmm1, %xmm0, %xmm3
622 ; AVX1-NEXT: vinsertf128 $1, %xmm3, %ymm2, %ymm2
623 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
624 ; AVX1-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
625 ; AVX1-NEXT: vpcmpgtq %xmm0, %xmm1, %xmm2
626 ; AVX1-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
627 ; AVX1-NEXT: vmovq %xmm0, %rax
628 ; AVX1-NEXT: vzeroupper
631 ; AVX2-LABEL: test_v16i64:
633 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm2, %ymm4
634 ; AVX2-NEXT: vblendvpd %ymm4, %ymm0, %ymm2, %ymm0
635 ; AVX2-NEXT: vpcmpgtq %ymm1, %ymm3, %ymm2
636 ; AVX2-NEXT: vblendvpd %ymm2, %ymm1, %ymm3, %ymm1
637 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
638 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
639 ; AVX2-NEXT: vextractf128 $1, %ymm0, %xmm1
640 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
641 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
642 ; AVX2-NEXT: vpermilps {{.*#+}} xmm1 = xmm0[2,3,0,1]
643 ; AVX2-NEXT: vpcmpgtq %ymm0, %ymm1, %ymm2
644 ; AVX2-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
645 ; AVX2-NEXT: vmovq %xmm0, %rax
646 ; AVX2-NEXT: vzeroupper
649 ; AVX512-LABEL: test_v16i64:
651 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
652 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
653 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
654 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
655 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
656 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
657 ; AVX512-NEXT: vpminsq %zmm1, %zmm0, %zmm0
658 ; AVX512-NEXT: vmovq %xmm0, %rax
659 ; AVX512-NEXT: vzeroupper
661 %1 = call i64 @llvm.experimental.vector.reduce.smin.i64.v16i64(<16 x i64> %a0)
669 define i32 @test_v2i32(<2 x i32> %a0) {
670 ; SSE2-LABEL: test_v2i32:
672 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
673 ; SSE2-NEXT: movdqa %xmm1, %xmm2
674 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
675 ; SSE2-NEXT: pand %xmm2, %xmm0
676 ; SSE2-NEXT: pandn %xmm1, %xmm2
677 ; SSE2-NEXT: por %xmm0, %xmm2
678 ; SSE2-NEXT: movd %xmm2, %eax
681 ; SSE41-LABEL: test_v2i32:
683 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
684 ; SSE41-NEXT: pminsd %xmm0, %xmm1
685 ; SSE41-NEXT: movd %xmm1, %eax
688 ; AVX-LABEL: test_v2i32:
690 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
691 ; AVX-NEXT: vpminsd %xmm1, %xmm0, %xmm0
692 ; AVX-NEXT: vmovd %xmm0, %eax
695 ; AVX512-LABEL: test_v2i32:
697 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
698 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
699 ; AVX512-NEXT: vmovd %xmm0, %eax
701 %1 = call i32 @llvm.experimental.vector.reduce.smin.i32.v2i32(<2 x i32> %a0)
705 define i32 @test_v4i32(<4 x i32> %a0) {
706 ; SSE2-LABEL: test_v4i32:
708 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
709 ; SSE2-NEXT: movdqa %xmm1, %xmm2
710 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
711 ; SSE2-NEXT: pand %xmm2, %xmm0
712 ; SSE2-NEXT: pandn %xmm1, %xmm2
713 ; SSE2-NEXT: por %xmm0, %xmm2
714 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
715 ; SSE2-NEXT: movdqa %xmm0, %xmm1
716 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
717 ; SSE2-NEXT: pand %xmm1, %xmm2
718 ; SSE2-NEXT: pandn %xmm0, %xmm1
719 ; SSE2-NEXT: por %xmm2, %xmm1
720 ; SSE2-NEXT: movd %xmm1, %eax
723 ; SSE41-LABEL: test_v4i32:
725 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
726 ; SSE41-NEXT: pminsd %xmm0, %xmm1
727 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
728 ; SSE41-NEXT: pminsd %xmm1, %xmm0
729 ; SSE41-NEXT: movd %xmm0, %eax
732 ; AVX-LABEL: test_v4i32:
734 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
735 ; AVX-NEXT: vpminsd %xmm1, %xmm0, %xmm0
736 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
737 ; AVX-NEXT: vpminsd %xmm1, %xmm0, %xmm0
738 ; AVX-NEXT: vmovd %xmm0, %eax
741 ; AVX512-LABEL: test_v4i32:
743 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
744 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
745 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
746 ; AVX512-NEXT: vpminsd %xmm1, %xmm0, %xmm0
747 ; AVX512-NEXT: vmovd %xmm0, %eax
749 %1 = call i32 @llvm.experimental.vector.reduce.smin.i32.v4i32(<4 x i32> %a0)
753 define i32 @test_v8i32(<8 x i32> %a0) {
754 ; SSE2-LABEL: test_v8i32:
756 ; SSE2-NEXT: movdqa %xmm1, %xmm2
757 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
758 ; SSE2-NEXT: pand %xmm2, %xmm0
759 ; SSE2-NEXT: pandn %xmm1, %xmm2
760 ; SSE2-NEXT: por %xmm0, %xmm2
761 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
762 ; SSE2-NEXT: movdqa %xmm0, %xmm1
763 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
764 ; SSE2-NEXT: pand %xmm1, %xmm2
765 ; SSE2-NEXT: pandn %xmm0, %xmm1
766 ; SSE2-NEXT: por %xmm2, %xmm1
767 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
768 ; SSE2-NEXT: movdqa %xmm0, %xmm2
769 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
770 ; SSE2-NEXT: pand %xmm2, %xmm1
771 ; SSE2-NEXT: pandn %xmm0, %xmm2
772 ; SSE2-NEXT: por %xmm1, %xmm2
773 ; SSE2-NEXT: movd %xmm2, %eax
776 ; SSE41-LABEL: test_v8i32:
778 ; SSE41-NEXT: pminsd %xmm1, %xmm0
779 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
780 ; SSE41-NEXT: pminsd %xmm0, %xmm1
781 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
782 ; SSE41-NEXT: pminsd %xmm1, %xmm0
783 ; SSE41-NEXT: movd %xmm0, %eax
786 ; AVX1-LABEL: test_v8i32:
788 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
789 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
790 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
791 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
792 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
793 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
794 ; AVX1-NEXT: vmovd %xmm0, %eax
795 ; AVX1-NEXT: vzeroupper
798 ; AVX2-LABEL: test_v8i32:
800 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
801 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
802 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
803 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
804 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
805 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
806 ; AVX2-NEXT: vmovd %xmm0, %eax
807 ; AVX2-NEXT: vzeroupper
810 ; AVX512-LABEL: test_v8i32:
812 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
813 ; AVX512-NEXT: vpminsd %ymm1, %ymm0, %ymm0
814 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
815 ; AVX512-NEXT: vpminsd %ymm1, %ymm0, %ymm0
816 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
817 ; AVX512-NEXT: vpminsd %ymm1, %ymm0, %ymm0
818 ; AVX512-NEXT: vmovd %xmm0, %eax
819 ; AVX512-NEXT: vzeroupper
821 %1 = call i32 @llvm.experimental.vector.reduce.smin.i32.v8i32(<8 x i32> %a0)
825 define i32 @test_v16i32(<16 x i32> %a0) {
826 ; SSE2-LABEL: test_v16i32:
828 ; SSE2-NEXT: movdqa %xmm2, %xmm4
829 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm4
830 ; SSE2-NEXT: pand %xmm4, %xmm0
831 ; SSE2-NEXT: pandn %xmm2, %xmm4
832 ; SSE2-NEXT: por %xmm0, %xmm4
833 ; SSE2-NEXT: movdqa %xmm3, %xmm0
834 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm0
835 ; SSE2-NEXT: pand %xmm0, %xmm1
836 ; SSE2-NEXT: pandn %xmm3, %xmm0
837 ; SSE2-NEXT: por %xmm1, %xmm0
838 ; SSE2-NEXT: movdqa %xmm0, %xmm1
839 ; SSE2-NEXT: pcmpgtd %xmm4, %xmm1
840 ; SSE2-NEXT: pand %xmm1, %xmm4
841 ; SSE2-NEXT: pandn %xmm0, %xmm1
842 ; SSE2-NEXT: por %xmm4, %xmm1
843 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
844 ; SSE2-NEXT: movdqa %xmm0, %xmm2
845 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
846 ; SSE2-NEXT: pand %xmm2, %xmm1
847 ; SSE2-NEXT: pandn %xmm0, %xmm2
848 ; SSE2-NEXT: por %xmm1, %xmm2
849 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
850 ; SSE2-NEXT: movdqa %xmm0, %xmm1
851 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
852 ; SSE2-NEXT: pand %xmm1, %xmm2
853 ; SSE2-NEXT: pandn %xmm0, %xmm1
854 ; SSE2-NEXT: por %xmm2, %xmm1
855 ; SSE2-NEXT: movd %xmm1, %eax
858 ; SSE41-LABEL: test_v16i32:
860 ; SSE41-NEXT: pminsd %xmm3, %xmm1
861 ; SSE41-NEXT: pminsd %xmm2, %xmm0
862 ; SSE41-NEXT: pminsd %xmm1, %xmm0
863 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
864 ; SSE41-NEXT: pminsd %xmm0, %xmm1
865 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
866 ; SSE41-NEXT: pminsd %xmm1, %xmm0
867 ; SSE41-NEXT: movd %xmm0, %eax
870 ; AVX1-LABEL: test_v16i32:
872 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
873 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
874 ; AVX1-NEXT: vpminsd %xmm2, %xmm3, %xmm2
875 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
876 ; AVX1-NEXT: vpminsd %xmm2, %xmm0, %xmm0
877 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
878 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
879 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
880 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
881 ; AVX1-NEXT: vmovd %xmm0, %eax
882 ; AVX1-NEXT: vzeroupper
885 ; AVX2-LABEL: test_v16i32:
887 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
888 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
889 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
890 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
891 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
892 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
893 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
894 ; AVX2-NEXT: vmovd %xmm0, %eax
895 ; AVX2-NEXT: vzeroupper
898 ; AVX512-LABEL: test_v16i32:
900 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
901 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
902 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
903 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
904 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
905 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
906 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
907 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
908 ; AVX512-NEXT: vmovd %xmm0, %eax
909 ; AVX512-NEXT: vzeroupper
911 %1 = call i32 @llvm.experimental.vector.reduce.smin.i32.v16i32(<16 x i32> %a0)
915 define i32 @test_v32i32(<32 x i32> %a0) {
916 ; SSE2-LABEL: test_v32i32:
918 ; SSE2-NEXT: movdqa %xmm5, %xmm8
919 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm8
920 ; SSE2-NEXT: pand %xmm8, %xmm1
921 ; SSE2-NEXT: pandn %xmm5, %xmm8
922 ; SSE2-NEXT: por %xmm1, %xmm8
923 ; SSE2-NEXT: movdqa %xmm7, %xmm1
924 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm1
925 ; SSE2-NEXT: pand %xmm1, %xmm3
926 ; SSE2-NEXT: pandn %xmm7, %xmm1
927 ; SSE2-NEXT: por %xmm3, %xmm1
928 ; SSE2-NEXT: movdqa %xmm4, %xmm3
929 ; SSE2-NEXT: pcmpgtd %xmm0, %xmm3
930 ; SSE2-NEXT: pand %xmm3, %xmm0
931 ; SSE2-NEXT: pandn %xmm4, %xmm3
932 ; SSE2-NEXT: por %xmm0, %xmm3
933 ; SSE2-NEXT: movdqa %xmm6, %xmm0
934 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm0
935 ; SSE2-NEXT: pand %xmm0, %xmm2
936 ; SSE2-NEXT: pandn %xmm6, %xmm0
937 ; SSE2-NEXT: por %xmm2, %xmm0
938 ; SSE2-NEXT: movdqa %xmm0, %xmm2
939 ; SSE2-NEXT: pcmpgtd %xmm3, %xmm2
940 ; SSE2-NEXT: pand %xmm2, %xmm3
941 ; SSE2-NEXT: pandn %xmm0, %xmm2
942 ; SSE2-NEXT: por %xmm3, %xmm2
943 ; SSE2-NEXT: movdqa %xmm1, %xmm0
944 ; SSE2-NEXT: pcmpgtd %xmm8, %xmm0
945 ; SSE2-NEXT: pand %xmm0, %xmm8
946 ; SSE2-NEXT: pandn %xmm1, %xmm0
947 ; SSE2-NEXT: por %xmm8, %xmm0
948 ; SSE2-NEXT: movdqa %xmm0, %xmm1
949 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
950 ; SSE2-NEXT: pand %xmm1, %xmm2
951 ; SSE2-NEXT: pandn %xmm0, %xmm1
952 ; SSE2-NEXT: por %xmm2, %xmm1
953 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
954 ; SSE2-NEXT: movdqa %xmm0, %xmm2
955 ; SSE2-NEXT: pcmpgtd %xmm1, %xmm2
956 ; SSE2-NEXT: pand %xmm2, %xmm1
957 ; SSE2-NEXT: pandn %xmm0, %xmm2
958 ; SSE2-NEXT: por %xmm1, %xmm2
959 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
960 ; SSE2-NEXT: movdqa %xmm0, %xmm1
961 ; SSE2-NEXT: pcmpgtd %xmm2, %xmm1
962 ; SSE2-NEXT: pand %xmm1, %xmm2
963 ; SSE2-NEXT: pandn %xmm0, %xmm1
964 ; SSE2-NEXT: por %xmm2, %xmm1
965 ; SSE2-NEXT: movd %xmm1, %eax
968 ; SSE41-LABEL: test_v32i32:
970 ; SSE41-NEXT: pminsd %xmm6, %xmm2
971 ; SSE41-NEXT: pminsd %xmm4, %xmm0
972 ; SSE41-NEXT: pminsd %xmm2, %xmm0
973 ; SSE41-NEXT: pminsd %xmm7, %xmm3
974 ; SSE41-NEXT: pminsd %xmm5, %xmm1
975 ; SSE41-NEXT: pminsd %xmm3, %xmm1
976 ; SSE41-NEXT: pminsd %xmm0, %xmm1
977 ; SSE41-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
978 ; SSE41-NEXT: pminsd %xmm1, %xmm0
979 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
980 ; SSE41-NEXT: pminsd %xmm0, %xmm1
981 ; SSE41-NEXT: movd %xmm1, %eax
984 ; AVX1-LABEL: test_v32i32:
986 ; AVX1-NEXT: vpminsd %xmm3, %xmm1, %xmm4
987 ; AVX1-NEXT: vpminsd %xmm2, %xmm0, %xmm5
988 ; AVX1-NEXT: vpminsd %xmm4, %xmm5, %xmm4
989 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm3
990 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm1
991 ; AVX1-NEXT: vpminsd %xmm3, %xmm1, %xmm1
992 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm2
993 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm0
994 ; AVX1-NEXT: vpminsd %xmm2, %xmm0, %xmm0
995 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
996 ; AVX1-NEXT: vpminsd %xmm0, %xmm4, %xmm0
997 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
998 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
999 ; AVX1-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1000 ; AVX1-NEXT: vpminsd %xmm1, %xmm0, %xmm0
1001 ; AVX1-NEXT: vmovd %xmm0, %eax
1002 ; AVX1-NEXT: vzeroupper
1005 ; AVX2-LABEL: test_v32i32:
1007 ; AVX2-NEXT: vpminsd %ymm3, %ymm1, %ymm1
1008 ; AVX2-NEXT: vpminsd %ymm2, %ymm0, %ymm0
1009 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
1010 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1011 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
1012 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1013 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
1014 ; AVX2-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1015 ; AVX2-NEXT: vpminsd %ymm1, %ymm0, %ymm0
1016 ; AVX2-NEXT: vmovd %xmm0, %eax
1017 ; AVX2-NEXT: vzeroupper
1020 ; AVX512-LABEL: test_v32i32:
1022 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1023 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1024 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1025 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1026 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1027 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1028 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1029 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1030 ; AVX512-NEXT: vpminsd %zmm1, %zmm0, %zmm0
1031 ; AVX512-NEXT: vmovd %xmm0, %eax
1032 ; AVX512-NEXT: vzeroupper
1034 %1 = call i32 @llvm.experimental.vector.reduce.smin.i32.v32i32(<32 x i32> %a0)
1042 define i16 @test_v2i16(<2 x i16> %a0) {
1043 ; SSE-LABEL: test_v2i16:
1045 ; SSE-NEXT: movdqa %xmm0, %xmm1
1046 ; SSE-NEXT: psrld $16, %xmm1
1047 ; SSE-NEXT: pminsw %xmm0, %xmm1
1048 ; SSE-NEXT: movd %xmm1, %eax
1049 ; SSE-NEXT: # kill: def $ax killed $ax killed $eax
1052 ; AVX-LABEL: test_v2i16:
1054 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1055 ; AVX-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1056 ; AVX-NEXT: vmovd %xmm0, %eax
1057 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1060 ; AVX512-LABEL: test_v2i16:
1062 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1063 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1064 ; AVX512-NEXT: vmovd %xmm0, %eax
1065 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1067 %1 = call i16 @llvm.experimental.vector.reduce.smin.i16.v2i16(<2 x i16> %a0)
1071 define i16 @test_v4i16(<4 x i16> %a0) {
1072 ; SSE-LABEL: test_v4i16:
1074 ; SSE-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1075 ; SSE-NEXT: pminsw %xmm0, %xmm1
1076 ; SSE-NEXT: movdqa %xmm1, %xmm0
1077 ; SSE-NEXT: psrld $16, %xmm0
1078 ; SSE-NEXT: pminsw %xmm1, %xmm0
1079 ; SSE-NEXT: movd %xmm0, %eax
1080 ; SSE-NEXT: # kill: def $ax killed $ax killed $eax
1083 ; AVX-LABEL: test_v4i16:
1085 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1086 ; AVX-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1087 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1088 ; AVX-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1089 ; AVX-NEXT: vmovd %xmm0, %eax
1090 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1093 ; AVX512-LABEL: test_v4i16:
1095 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1096 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1097 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1098 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1099 ; AVX512-NEXT: vmovd %xmm0, %eax
1100 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1102 %1 = call i16 @llvm.experimental.vector.reduce.smin.i16.v4i16(<4 x i16> %a0)
1106 define i16 @test_v8i16(<8 x i16> %a0) {
1107 ; SSE2-LABEL: test_v8i16:
1109 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1110 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1111 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1112 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1113 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1114 ; SSE2-NEXT: psrld $16, %xmm1
1115 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1116 ; SSE2-NEXT: movd %xmm1, %eax
1117 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1120 ; SSE41-LABEL: test_v8i16:
1122 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1123 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1124 ; SSE41-NEXT: movd %xmm0, %eax
1125 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1126 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1129 ; AVX-LABEL: test_v8i16:
1131 ; AVX-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1132 ; AVX-NEXT: vphminposuw %xmm0, %xmm0
1133 ; AVX-NEXT: vmovd %xmm0, %eax
1134 ; AVX-NEXT: xorl $32768, %eax # imm = 0x8000
1135 ; AVX-NEXT: # kill: def $ax killed $ax killed $eax
1138 ; AVX512-LABEL: test_v8i16:
1140 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1141 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1142 ; AVX512-NEXT: vmovd %xmm0, %eax
1143 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1144 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1146 %1 = call i16 @llvm.experimental.vector.reduce.smin.i16.v8i16(<8 x i16> %a0)
1150 define i16 @test_v16i16(<16 x i16> %a0) {
1151 ; SSE2-LABEL: test_v16i16:
1153 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1154 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1155 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1156 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1157 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1158 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1159 ; SSE2-NEXT: psrld $16, %xmm1
1160 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1161 ; SSE2-NEXT: movd %xmm1, %eax
1162 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1165 ; SSE41-LABEL: test_v16i16:
1167 ; SSE41-NEXT: pminsw %xmm1, %xmm0
1168 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1169 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1170 ; SSE41-NEXT: movd %xmm0, %eax
1171 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1172 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1175 ; AVX1-LABEL: test_v16i16:
1177 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
1178 ; AVX1-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1179 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1180 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1181 ; AVX1-NEXT: vmovd %xmm0, %eax
1182 ; AVX1-NEXT: xorl $32768, %eax # imm = 0x8000
1183 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1184 ; AVX1-NEXT: vzeroupper
1187 ; AVX2-LABEL: test_v16i16:
1189 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1190 ; AVX2-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1191 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1192 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1193 ; AVX2-NEXT: vmovd %xmm0, %eax
1194 ; AVX2-NEXT: xorl $32768, %eax # imm = 0x8000
1195 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1196 ; AVX2-NEXT: vzeroupper
1199 ; AVX512-LABEL: test_v16i16:
1201 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1202 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1203 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1204 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1205 ; AVX512-NEXT: vmovd %xmm0, %eax
1206 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1207 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1208 ; AVX512-NEXT: vzeroupper
1210 %1 = call i16 @llvm.experimental.vector.reduce.smin.i16.v16i16(<16 x i16> %a0)
1214 define i16 @test_v32i16(<32 x i16> %a0) {
1215 ; SSE2-LABEL: test_v32i16:
1217 ; SSE2-NEXT: pminsw %xmm3, %xmm1
1218 ; SSE2-NEXT: pminsw %xmm2, %xmm0
1219 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1220 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1221 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1222 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1223 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1224 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1225 ; SSE2-NEXT: psrld $16, %xmm1
1226 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1227 ; SSE2-NEXT: movd %xmm1, %eax
1228 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1231 ; SSE41-LABEL: test_v32i16:
1233 ; SSE41-NEXT: pminsw %xmm3, %xmm1
1234 ; SSE41-NEXT: pminsw %xmm2, %xmm0
1235 ; SSE41-NEXT: pminsw %xmm1, %xmm0
1236 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1237 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1238 ; SSE41-NEXT: movd %xmm0, %eax
1239 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1240 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1243 ; AVX1-LABEL: test_v32i16:
1245 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
1246 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1247 ; AVX1-NEXT: vpminsw %xmm2, %xmm3, %xmm2
1248 ; AVX1-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1249 ; AVX1-NEXT: vpminsw %xmm2, %xmm0, %xmm0
1250 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1251 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1252 ; AVX1-NEXT: vmovd %xmm0, %eax
1253 ; AVX1-NEXT: xorl $32768, %eax # imm = 0x8000
1254 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1255 ; AVX1-NEXT: vzeroupper
1258 ; AVX2-LABEL: test_v32i16:
1260 ; AVX2-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1261 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1262 ; AVX2-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1263 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1264 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1265 ; AVX2-NEXT: vmovd %xmm0, %eax
1266 ; AVX2-NEXT: xorl $32768, %eax # imm = 0x8000
1267 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1268 ; AVX2-NEXT: vzeroupper
1271 ; AVX512-LABEL: test_v32i16:
1273 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1274 ; AVX512-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1275 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1276 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1277 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1278 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1279 ; AVX512-NEXT: vmovd %xmm0, %eax
1280 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1281 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1282 ; AVX512-NEXT: vzeroupper
1284 %1 = call i16 @llvm.experimental.vector.reduce.smin.i16.v32i16(<32 x i16> %a0)
1288 define i16 @test_v64i16(<64 x i16> %a0) {
1289 ; SSE2-LABEL: test_v64i16:
1291 ; SSE2-NEXT: pminsw %xmm6, %xmm2
1292 ; SSE2-NEXT: pminsw %xmm4, %xmm0
1293 ; SSE2-NEXT: pminsw %xmm2, %xmm0
1294 ; SSE2-NEXT: pminsw %xmm7, %xmm3
1295 ; SSE2-NEXT: pminsw %xmm5, %xmm1
1296 ; SSE2-NEXT: pminsw %xmm3, %xmm1
1297 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1298 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1299 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1300 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1301 ; SSE2-NEXT: pminsw %xmm0, %xmm1
1302 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1303 ; SSE2-NEXT: psrld $16, %xmm0
1304 ; SSE2-NEXT: pminsw %xmm1, %xmm0
1305 ; SSE2-NEXT: movd %xmm0, %eax
1306 ; SSE2-NEXT: # kill: def $ax killed $ax killed $eax
1309 ; SSE41-LABEL: test_v64i16:
1311 ; SSE41-NEXT: pminsw %xmm7, %xmm3
1312 ; SSE41-NEXT: pminsw %xmm5, %xmm1
1313 ; SSE41-NEXT: pminsw %xmm3, %xmm1
1314 ; SSE41-NEXT: pminsw %xmm6, %xmm2
1315 ; SSE41-NEXT: pminsw %xmm4, %xmm0
1316 ; SSE41-NEXT: pminsw %xmm2, %xmm0
1317 ; SSE41-NEXT: pminsw %xmm1, %xmm0
1318 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1319 ; SSE41-NEXT: phminposuw %xmm0, %xmm0
1320 ; SSE41-NEXT: movd %xmm0, %eax
1321 ; SSE41-NEXT: xorl $32768, %eax # imm = 0x8000
1322 ; SSE41-NEXT: # kill: def $ax killed $ax killed $eax
1325 ; AVX1-LABEL: test_v64i16:
1327 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4
1328 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
1329 ; AVX1-NEXT: vpminsw %xmm4, %xmm5, %xmm4
1330 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm5
1331 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6
1332 ; AVX1-NEXT: vpminsw %xmm5, %xmm6, %xmm5
1333 ; AVX1-NEXT: vpminsw %xmm4, %xmm5, %xmm4
1334 ; AVX1-NEXT: vpminsw %xmm3, %xmm1, %xmm1
1335 ; AVX1-NEXT: vpminsw %xmm2, %xmm0, %xmm0
1336 ; AVX1-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1337 ; AVX1-NEXT: vpminsw %xmm4, %xmm0, %xmm0
1338 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1339 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1340 ; AVX1-NEXT: vmovd %xmm0, %eax
1341 ; AVX1-NEXT: xorl $32768, %eax # imm = 0x8000
1342 ; AVX1-NEXT: # kill: def $ax killed $ax killed $eax
1343 ; AVX1-NEXT: vzeroupper
1346 ; AVX2-LABEL: test_v64i16:
1348 ; AVX2-NEXT: vpminsw %ymm3, %ymm1, %ymm1
1349 ; AVX2-NEXT: vpminsw %ymm2, %ymm0, %ymm0
1350 ; AVX2-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1351 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1352 ; AVX2-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1353 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1354 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1355 ; AVX2-NEXT: vmovd %xmm0, %eax
1356 ; AVX2-NEXT: xorl $32768, %eax # imm = 0x8000
1357 ; AVX2-NEXT: # kill: def $ax killed $ax killed $eax
1358 ; AVX2-NEXT: vzeroupper
1361 ; AVX512-LABEL: test_v64i16:
1363 ; AVX512-NEXT: vpminsw %zmm1, %zmm0, %zmm0
1364 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1365 ; AVX512-NEXT: vpminsw %ymm1, %ymm0, %ymm0
1366 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1367 ; AVX512-NEXT: vpminsw %xmm1, %xmm0, %xmm0
1368 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1369 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1370 ; AVX512-NEXT: vmovd %xmm0, %eax
1371 ; AVX512-NEXT: xorl $32768, %eax # imm = 0x8000
1372 ; AVX512-NEXT: # kill: def $ax killed $ax killed $eax
1373 ; AVX512-NEXT: vzeroupper
1375 %1 = call i16 @llvm.experimental.vector.reduce.smin.i16.v64i16(<64 x i16> %a0)
1383 define i8 @test_v2i8(<2 x i8> %a0) {
1384 ; SSE2-LABEL: test_v2i8:
1386 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1387 ; SSE2-NEXT: psrlw $8, %xmm1
1388 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1389 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1390 ; SSE2-NEXT: pand %xmm2, %xmm0
1391 ; SSE2-NEXT: pandn %xmm1, %xmm2
1392 ; SSE2-NEXT: por %xmm0, %xmm2
1393 ; SSE2-NEXT: movd %xmm2, %eax
1394 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1397 ; SSE41-LABEL: test_v2i8:
1399 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1400 ; SSE41-NEXT: psrlw $8, %xmm1
1401 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1402 ; SSE41-NEXT: pextrb $0, %xmm1, %eax
1403 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1406 ; AVX-LABEL: test_v2i8:
1408 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1409 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1410 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1411 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1414 ; AVX512-LABEL: test_v2i8:
1416 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1417 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1418 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1419 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1421 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v2i8(<2 x i8> %a0)
1425 define i8 @test_v4i8(<4 x i8> %a0) {
1426 ; SSE2-LABEL: test_v4i8:
1428 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1429 ; SSE2-NEXT: psrld $16, %xmm1
1430 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1431 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1432 ; SSE2-NEXT: pand %xmm2, %xmm0
1433 ; SSE2-NEXT: pandn %xmm1, %xmm2
1434 ; SSE2-NEXT: por %xmm0, %xmm2
1435 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1436 ; SSE2-NEXT: psrlw $8, %xmm0
1437 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1438 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1439 ; SSE2-NEXT: pand %xmm1, %xmm2
1440 ; SSE2-NEXT: pandn %xmm0, %xmm1
1441 ; SSE2-NEXT: por %xmm2, %xmm1
1442 ; SSE2-NEXT: movd %xmm1, %eax
1443 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1446 ; SSE41-LABEL: test_v4i8:
1448 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1449 ; SSE41-NEXT: psrld $16, %xmm1
1450 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1451 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1452 ; SSE41-NEXT: psrlw $8, %xmm0
1453 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1454 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1455 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1458 ; AVX-LABEL: test_v4i8:
1460 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1461 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1462 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1463 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1464 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1465 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1468 ; AVX512-LABEL: test_v4i8:
1470 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1471 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1472 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1473 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1474 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1475 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1477 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v4i8(<4 x i8> %a0)
1481 define i8 @test_v8i8(<8 x i8> %a0) {
1482 ; SSE2-LABEL: test_v8i8:
1484 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1485 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1486 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1487 ; SSE2-NEXT: pand %xmm2, %xmm0
1488 ; SSE2-NEXT: pandn %xmm1, %xmm2
1489 ; SSE2-NEXT: por %xmm0, %xmm2
1490 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1491 ; SSE2-NEXT: psrld $16, %xmm0
1492 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1493 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1494 ; SSE2-NEXT: pand %xmm1, %xmm2
1495 ; SSE2-NEXT: pandn %xmm0, %xmm1
1496 ; SSE2-NEXT: por %xmm2, %xmm1
1497 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1498 ; SSE2-NEXT: psrlw $8, %xmm0
1499 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1500 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1501 ; SSE2-NEXT: pand %xmm2, %xmm1
1502 ; SSE2-NEXT: pandn %xmm0, %xmm2
1503 ; SSE2-NEXT: por %xmm1, %xmm2
1504 ; SSE2-NEXT: movd %xmm2, %eax
1505 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1508 ; SSE41-LABEL: test_v8i8:
1510 ; SSE41-NEXT: pshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1511 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1512 ; SSE41-NEXT: movdqa %xmm1, %xmm0
1513 ; SSE41-NEXT: psrld $16, %xmm0
1514 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1515 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1516 ; SSE41-NEXT: psrlw $8, %xmm1
1517 ; SSE41-NEXT: pminsb %xmm0, %xmm1
1518 ; SSE41-NEXT: pextrb $0, %xmm1, %eax
1519 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1522 ; AVX-LABEL: test_v8i8:
1524 ; AVX-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1525 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1526 ; AVX-NEXT: vpsrld $16, %xmm0, %xmm1
1527 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1528 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1529 ; AVX-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1530 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1531 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1534 ; AVX512-LABEL: test_v8i8:
1536 ; AVX512-NEXT: vpshufd {{.*#+}} xmm1 = xmm0[1,1,2,3]
1537 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1538 ; AVX512-NEXT: vpsrld $16, %xmm0, %xmm1
1539 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1540 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1541 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1542 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1543 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1545 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v8i8(<8 x i8> %a0)
1549 define i8 @test_v16i8(<16 x i8> %a0) {
1550 ; SSE2-LABEL: test_v16i8:
1552 ; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[2,3,0,1]
1553 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1554 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1555 ; SSE2-NEXT: pand %xmm2, %xmm0
1556 ; SSE2-NEXT: pandn %xmm1, %xmm2
1557 ; SSE2-NEXT: por %xmm0, %xmm2
1558 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1559 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1560 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1561 ; SSE2-NEXT: pand %xmm1, %xmm2
1562 ; SSE2-NEXT: pandn %xmm0, %xmm1
1563 ; SSE2-NEXT: por %xmm2, %xmm1
1564 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1565 ; SSE2-NEXT: psrld $16, %xmm0
1566 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1567 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1568 ; SSE2-NEXT: pand %xmm2, %xmm1
1569 ; SSE2-NEXT: pandn %xmm0, %xmm2
1570 ; SSE2-NEXT: por %xmm1, %xmm2
1571 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1572 ; SSE2-NEXT: psrlw $8, %xmm0
1573 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1574 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1575 ; SSE2-NEXT: pand %xmm1, %xmm2
1576 ; SSE2-NEXT: pandn %xmm0, %xmm1
1577 ; SSE2-NEXT: por %xmm2, %xmm1
1578 ; SSE2-NEXT: movd %xmm1, %eax
1579 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1582 ; SSE41-LABEL: test_v16i8:
1584 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1585 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1586 ; SSE41-NEXT: psrlw $8, %xmm1
1587 ; SSE41-NEXT: pminub %xmm0, %xmm1
1588 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1589 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1590 ; SSE41-NEXT: xorb $-128, %al
1591 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1594 ; AVX-LABEL: test_v16i8:
1596 ; AVX-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1597 ; AVX-NEXT: vpsrlw $8, %xmm0, %xmm1
1598 ; AVX-NEXT: vpminub %xmm1, %xmm0, %xmm0
1599 ; AVX-NEXT: vphminposuw %xmm0, %xmm0
1600 ; AVX-NEXT: vpextrb $0, %xmm0, %eax
1601 ; AVX-NEXT: xorb $-128, %al
1602 ; AVX-NEXT: # kill: def $al killed $al killed $eax
1605 ; AVX512-LABEL: test_v16i8:
1607 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1608 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1609 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1610 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1611 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1612 ; AVX512-NEXT: xorb $-128, %al
1613 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1615 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v16i8(<16 x i8> %a0)
1619 define i8 @test_v32i8(<32 x i8> %a0) {
1620 ; SSE2-LABEL: test_v32i8:
1622 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1623 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm2
1624 ; SSE2-NEXT: pand %xmm2, %xmm0
1625 ; SSE2-NEXT: pandn %xmm1, %xmm2
1626 ; SSE2-NEXT: por %xmm0, %xmm2
1627 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[2,3,0,1]
1628 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1629 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1630 ; SSE2-NEXT: pand %xmm1, %xmm2
1631 ; SSE2-NEXT: pandn %xmm0, %xmm1
1632 ; SSE2-NEXT: por %xmm2, %xmm1
1633 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[1,1,2,3]
1634 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1635 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1636 ; SSE2-NEXT: pand %xmm2, %xmm1
1637 ; SSE2-NEXT: pandn %xmm0, %xmm2
1638 ; SSE2-NEXT: por %xmm1, %xmm2
1639 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1640 ; SSE2-NEXT: psrld $16, %xmm0
1641 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1642 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1643 ; SSE2-NEXT: pand %xmm1, %xmm2
1644 ; SSE2-NEXT: pandn %xmm0, %xmm1
1645 ; SSE2-NEXT: por %xmm2, %xmm1
1646 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1647 ; SSE2-NEXT: psrlw $8, %xmm0
1648 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1649 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1650 ; SSE2-NEXT: pand %xmm2, %xmm1
1651 ; SSE2-NEXT: pandn %xmm0, %xmm2
1652 ; SSE2-NEXT: por %xmm1, %xmm2
1653 ; SSE2-NEXT: movd %xmm2, %eax
1654 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1657 ; SSE41-LABEL: test_v32i8:
1659 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1660 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1661 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1662 ; SSE41-NEXT: psrlw $8, %xmm1
1663 ; SSE41-NEXT: pminub %xmm0, %xmm1
1664 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1665 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1666 ; SSE41-NEXT: xorb $-128, %al
1667 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1670 ; AVX1-LABEL: test_v32i8:
1672 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm1
1673 ; AVX1-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1674 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1675 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1676 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1677 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1678 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1679 ; AVX1-NEXT: xorb $-128, %al
1680 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1681 ; AVX1-NEXT: vzeroupper
1684 ; AVX2-LABEL: test_v32i8:
1686 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1687 ; AVX2-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1688 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1689 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1690 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1691 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1692 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1693 ; AVX2-NEXT: xorb $-128, %al
1694 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1695 ; AVX2-NEXT: vzeroupper
1698 ; AVX512-LABEL: test_v32i8:
1700 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1701 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1702 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1703 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1704 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1705 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1706 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1707 ; AVX512-NEXT: xorb $-128, %al
1708 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1709 ; AVX512-NEXT: vzeroupper
1711 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v32i8(<32 x i8> %a0)
1715 define i8 @test_v64i8(<64 x i8> %a0) {
1716 ; SSE2-LABEL: test_v64i8:
1718 ; SSE2-NEXT: movdqa %xmm2, %xmm4
1719 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm4
1720 ; SSE2-NEXT: pand %xmm4, %xmm0
1721 ; SSE2-NEXT: pandn %xmm2, %xmm4
1722 ; SSE2-NEXT: por %xmm0, %xmm4
1723 ; SSE2-NEXT: movdqa %xmm3, %xmm0
1724 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm0
1725 ; SSE2-NEXT: pand %xmm0, %xmm1
1726 ; SSE2-NEXT: pandn %xmm3, %xmm0
1727 ; SSE2-NEXT: por %xmm1, %xmm0
1728 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1729 ; SSE2-NEXT: pcmpgtb %xmm4, %xmm1
1730 ; SSE2-NEXT: pand %xmm1, %xmm4
1731 ; SSE2-NEXT: pandn %xmm0, %xmm1
1732 ; SSE2-NEXT: por %xmm4, %xmm1
1733 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1734 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1735 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1736 ; SSE2-NEXT: pand %xmm2, %xmm1
1737 ; SSE2-NEXT: pandn %xmm0, %xmm2
1738 ; SSE2-NEXT: por %xmm1, %xmm2
1739 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1740 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1741 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1742 ; SSE2-NEXT: pand %xmm1, %xmm2
1743 ; SSE2-NEXT: pandn %xmm0, %xmm1
1744 ; SSE2-NEXT: por %xmm2, %xmm1
1745 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1746 ; SSE2-NEXT: psrld $16, %xmm0
1747 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1748 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1749 ; SSE2-NEXT: pand %xmm2, %xmm1
1750 ; SSE2-NEXT: pandn %xmm0, %xmm2
1751 ; SSE2-NEXT: por %xmm1, %xmm2
1752 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1753 ; SSE2-NEXT: psrlw $8, %xmm0
1754 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1755 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1756 ; SSE2-NEXT: pand %xmm1, %xmm2
1757 ; SSE2-NEXT: pandn %xmm0, %xmm1
1758 ; SSE2-NEXT: por %xmm2, %xmm1
1759 ; SSE2-NEXT: movd %xmm1, %eax
1760 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1763 ; SSE41-LABEL: test_v64i8:
1765 ; SSE41-NEXT: pminsb %xmm3, %xmm1
1766 ; SSE41-NEXT: pminsb %xmm2, %xmm0
1767 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1768 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1769 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1770 ; SSE41-NEXT: psrlw $8, %xmm1
1771 ; SSE41-NEXT: pminub %xmm0, %xmm1
1772 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1773 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1774 ; SSE41-NEXT: xorb $-128, %al
1775 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1778 ; AVX1-LABEL: test_v64i8:
1780 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm2
1781 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm3
1782 ; AVX1-NEXT: vpminsb %xmm2, %xmm3, %xmm2
1783 ; AVX1-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1784 ; AVX1-NEXT: vpminsb %xmm2, %xmm0, %xmm0
1785 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1786 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1787 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1788 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1789 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1790 ; AVX1-NEXT: xorb $-128, %al
1791 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1792 ; AVX1-NEXT: vzeroupper
1795 ; AVX2-LABEL: test_v64i8:
1797 ; AVX2-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1798 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1799 ; AVX2-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1800 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1801 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1802 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1803 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1804 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1805 ; AVX2-NEXT: xorb $-128, %al
1806 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1807 ; AVX2-NEXT: vzeroupper
1810 ; AVX512-LABEL: test_v64i8:
1812 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1813 ; AVX512-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1814 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1815 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1816 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1817 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1818 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1819 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1820 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1821 ; AVX512-NEXT: xorb $-128, %al
1822 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1823 ; AVX512-NEXT: vzeroupper
1825 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v64i8(<64 x i8> %a0)
1829 define i8 @test_v128i8(<128 x i8> %a0) {
1830 ; SSE2-LABEL: test_v128i8:
1832 ; SSE2-NEXT: movdqa %xmm5, %xmm8
1833 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm8
1834 ; SSE2-NEXT: pand %xmm8, %xmm1
1835 ; SSE2-NEXT: pandn %xmm5, %xmm8
1836 ; SSE2-NEXT: por %xmm1, %xmm8
1837 ; SSE2-NEXT: movdqa %xmm7, %xmm1
1838 ; SSE2-NEXT: pcmpgtb %xmm3, %xmm1
1839 ; SSE2-NEXT: pand %xmm1, %xmm3
1840 ; SSE2-NEXT: pandn %xmm7, %xmm1
1841 ; SSE2-NEXT: por %xmm3, %xmm1
1842 ; SSE2-NEXT: movdqa %xmm4, %xmm3
1843 ; SSE2-NEXT: pcmpgtb %xmm0, %xmm3
1844 ; SSE2-NEXT: pand %xmm3, %xmm0
1845 ; SSE2-NEXT: pandn %xmm4, %xmm3
1846 ; SSE2-NEXT: por %xmm0, %xmm3
1847 ; SSE2-NEXT: movdqa %xmm6, %xmm0
1848 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm0
1849 ; SSE2-NEXT: pand %xmm0, %xmm2
1850 ; SSE2-NEXT: pandn %xmm6, %xmm0
1851 ; SSE2-NEXT: por %xmm2, %xmm0
1852 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1853 ; SSE2-NEXT: pcmpgtb %xmm3, %xmm2
1854 ; SSE2-NEXT: pand %xmm2, %xmm3
1855 ; SSE2-NEXT: pandn %xmm0, %xmm2
1856 ; SSE2-NEXT: por %xmm3, %xmm2
1857 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1858 ; SSE2-NEXT: pcmpgtb %xmm8, %xmm0
1859 ; SSE2-NEXT: pand %xmm0, %xmm8
1860 ; SSE2-NEXT: pandn %xmm1, %xmm0
1861 ; SSE2-NEXT: por %xmm8, %xmm0
1862 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1863 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1864 ; SSE2-NEXT: pand %xmm1, %xmm2
1865 ; SSE2-NEXT: pandn %xmm0, %xmm1
1866 ; SSE2-NEXT: por %xmm2, %xmm1
1867 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm1[2,3,0,1]
1868 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1869 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1870 ; SSE2-NEXT: pand %xmm2, %xmm1
1871 ; SSE2-NEXT: pandn %xmm0, %xmm2
1872 ; SSE2-NEXT: por %xmm1, %xmm2
1873 ; SSE2-NEXT: pshufd {{.*#+}} xmm0 = xmm2[1,1,2,3]
1874 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1875 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1876 ; SSE2-NEXT: pand %xmm1, %xmm2
1877 ; SSE2-NEXT: pandn %xmm0, %xmm1
1878 ; SSE2-NEXT: por %xmm2, %xmm1
1879 ; SSE2-NEXT: movdqa %xmm1, %xmm0
1880 ; SSE2-NEXT: psrld $16, %xmm0
1881 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1882 ; SSE2-NEXT: pcmpgtb %xmm1, %xmm2
1883 ; SSE2-NEXT: pand %xmm2, %xmm1
1884 ; SSE2-NEXT: pandn %xmm0, %xmm2
1885 ; SSE2-NEXT: por %xmm1, %xmm2
1886 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1887 ; SSE2-NEXT: psrlw $8, %xmm0
1888 ; SSE2-NEXT: movdqa %xmm0, %xmm1
1889 ; SSE2-NEXT: pcmpgtb %xmm2, %xmm1
1890 ; SSE2-NEXT: pand %xmm1, %xmm2
1891 ; SSE2-NEXT: pandn %xmm0, %xmm1
1892 ; SSE2-NEXT: por %xmm2, %xmm1
1893 ; SSE2-NEXT: movd %xmm1, %eax
1894 ; SSE2-NEXT: # kill: def $al killed $al killed $eax
1897 ; SSE41-LABEL: test_v128i8:
1899 ; SSE41-NEXT: pminsb %xmm7, %xmm3
1900 ; SSE41-NEXT: pminsb %xmm5, %xmm1
1901 ; SSE41-NEXT: pminsb %xmm3, %xmm1
1902 ; SSE41-NEXT: pminsb %xmm6, %xmm2
1903 ; SSE41-NEXT: pminsb %xmm4, %xmm0
1904 ; SSE41-NEXT: pminsb %xmm2, %xmm0
1905 ; SSE41-NEXT: pminsb %xmm1, %xmm0
1906 ; SSE41-NEXT: pxor {{.*}}(%rip), %xmm0
1907 ; SSE41-NEXT: movdqa %xmm0, %xmm1
1908 ; SSE41-NEXT: psrlw $8, %xmm1
1909 ; SSE41-NEXT: pminub %xmm0, %xmm1
1910 ; SSE41-NEXT: phminposuw %xmm1, %xmm0
1911 ; SSE41-NEXT: pextrb $0, %xmm0, %eax
1912 ; SSE41-NEXT: xorb $-128, %al
1913 ; SSE41-NEXT: # kill: def $al killed $al killed $eax
1916 ; AVX1-LABEL: test_v128i8:
1918 ; AVX1-NEXT: vextractf128 $1, %ymm3, %xmm4
1919 ; AVX1-NEXT: vextractf128 $1, %ymm1, %xmm5
1920 ; AVX1-NEXT: vpminsb %xmm4, %xmm5, %xmm4
1921 ; AVX1-NEXT: vextractf128 $1, %ymm2, %xmm5
1922 ; AVX1-NEXT: vextractf128 $1, %ymm0, %xmm6
1923 ; AVX1-NEXT: vpminsb %xmm5, %xmm6, %xmm5
1924 ; AVX1-NEXT: vpminsb %xmm4, %xmm5, %xmm4
1925 ; AVX1-NEXT: vpminsb %xmm3, %xmm1, %xmm1
1926 ; AVX1-NEXT: vpminsb %xmm2, %xmm0, %xmm0
1927 ; AVX1-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1928 ; AVX1-NEXT: vpminsb %xmm4, %xmm0, %xmm0
1929 ; AVX1-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1930 ; AVX1-NEXT: vpsrlw $8, %xmm0, %xmm1
1931 ; AVX1-NEXT: vpminub %xmm1, %xmm0, %xmm0
1932 ; AVX1-NEXT: vphminposuw %xmm0, %xmm0
1933 ; AVX1-NEXT: vpextrb $0, %xmm0, %eax
1934 ; AVX1-NEXT: xorb $-128, %al
1935 ; AVX1-NEXT: # kill: def $al killed $al killed $eax
1936 ; AVX1-NEXT: vzeroupper
1939 ; AVX2-LABEL: test_v128i8:
1941 ; AVX2-NEXT: vpminsb %ymm3, %ymm1, %ymm1
1942 ; AVX2-NEXT: vpminsb %ymm2, %ymm0, %ymm0
1943 ; AVX2-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1944 ; AVX2-NEXT: vextracti128 $1, %ymm0, %xmm1
1945 ; AVX2-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1946 ; AVX2-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1947 ; AVX2-NEXT: vpsrlw $8, %xmm0, %xmm1
1948 ; AVX2-NEXT: vpminub %xmm1, %xmm0, %xmm0
1949 ; AVX2-NEXT: vphminposuw %xmm0, %xmm0
1950 ; AVX2-NEXT: vpextrb $0, %xmm0, %eax
1951 ; AVX2-NEXT: xorb $-128, %al
1952 ; AVX2-NEXT: # kill: def $al killed $al killed $eax
1953 ; AVX2-NEXT: vzeroupper
1956 ; AVX512-LABEL: test_v128i8:
1958 ; AVX512-NEXT: vpminsb %zmm1, %zmm0, %zmm0
1959 ; AVX512-NEXT: vextracti64x4 $1, %zmm0, %ymm1
1960 ; AVX512-NEXT: vpminsb %ymm1, %ymm0, %ymm0
1961 ; AVX512-NEXT: vextracti128 $1, %ymm0, %xmm1
1962 ; AVX512-NEXT: vpminsb %xmm1, %xmm0, %xmm0
1963 ; AVX512-NEXT: vpxor {{.*}}(%rip), %xmm0, %xmm0
1964 ; AVX512-NEXT: vpsrlw $8, %xmm0, %xmm1
1965 ; AVX512-NEXT: vpminub %xmm1, %xmm0, %xmm0
1966 ; AVX512-NEXT: vphminposuw %xmm0, %xmm0
1967 ; AVX512-NEXT: vpextrb $0, %xmm0, %eax
1968 ; AVX512-NEXT: xorb $-128, %al
1969 ; AVX512-NEXT: # kill: def $al killed $al killed $eax
1970 ; AVX512-NEXT: vzeroupper
1972 %1 = call i8 @llvm.experimental.vector.reduce.smin.i8.v128i8(<128 x i8> %a0)
1976 declare i64 @llvm.experimental.vector.reduce.smin.i64.v2i64(<2 x i64>)
1977 declare i64 @llvm.experimental.vector.reduce.smin.i64.v4i64(<4 x i64>)
1978 declare i64 @llvm.experimental.vector.reduce.smin.i64.v8i64(<8 x i64>)
1979 declare i64 @llvm.experimental.vector.reduce.smin.i64.v16i64(<16 x i64>)
1981 declare i32 @llvm.experimental.vector.reduce.smin.i32.v2i32(<2 x i32>)
1982 declare i32 @llvm.experimental.vector.reduce.smin.i32.v4i32(<4 x i32>)
1983 declare i32 @llvm.experimental.vector.reduce.smin.i32.v8i32(<8 x i32>)
1984 declare i32 @llvm.experimental.vector.reduce.smin.i32.v16i32(<16 x i32>)
1985 declare i32 @llvm.experimental.vector.reduce.smin.i32.v32i32(<32 x i32>)
1987 declare i16 @llvm.experimental.vector.reduce.smin.i16.v2i16(<2 x i16>)
1988 declare i16 @llvm.experimental.vector.reduce.smin.i16.v4i16(<4 x i16>)
1989 declare i16 @llvm.experimental.vector.reduce.smin.i16.v8i16(<8 x i16>)
1990 declare i16 @llvm.experimental.vector.reduce.smin.i16.v16i16(<16 x i16>)
1991 declare i16 @llvm.experimental.vector.reduce.smin.i16.v32i16(<32 x i16>)
1992 declare i16 @llvm.experimental.vector.reduce.smin.i16.v64i16(<64 x i16>)
1994 declare i8 @llvm.experimental.vector.reduce.smin.i8.v2i8(<2 x i8>)
1995 declare i8 @llvm.experimental.vector.reduce.smin.i8.v4i8(<4 x i8>)
1996 declare i8 @llvm.experimental.vector.reduce.smin.i8.v8i8(<8 x i8>)
1997 declare i8 @llvm.experimental.vector.reduce.smin.i8.v16i8(<16 x i8>)
1998 declare i8 @llvm.experimental.vector.reduce.smin.i8.v32i8(<32 x i8>)
1999 declare i8 @llvm.experimental.vector.reduce.smin.i8.v64i8(<64 x i8>)
2000 declare i8 @llvm.experimental.vector.reduce.smin.i8.v128i8(<128 x i8>)