[Demangle] Add a few more options to the microsoft demangler
[llvm-complete.git] / test / CodeGen / X86 / vector-width-store-merge.ll
blob9db3dbfb670a47b4b334d03a9a8ea5054b206fd8
1 ; RUN: llc < %s -mtriple=x86_64-- | FileCheck %s
3 ; This tests whether or not we generate vectors large than preferred vector width when
4 ; lowering memmove.
6 ; Function Attrs: nounwind uwtable
7 define weak_odr dso_local void @A(i8* %src, i8* %dst) local_unnamed_addr #0 {
8 entry:
9 ; CHECK: A
10 ; CHECK-NOT: vmovups %ymm
11 ; CHECK: vmovups %xmm
12   call void @llvm.memmove.p0i8.p0i8.i64(i8* align 1 %dst, i8* align 1 %src, i64 32, i1 false)
13   ret void
16 ; Function Attrs: nounwind uwtable
17 define weak_odr dso_local void @B(i8* %src, i8* %dst) local_unnamed_addr #0 {
18 entry:
19 ; CHECK: B
20 ; CHECK-NOT: vmovups %zmm
21 ; CHECK: vmovups %xmm
22   call void @llvm.memmove.p0i8.p0i8.i64(i8* align 1 %dst, i8* align 1 %src, i64 64, i1 false)
23   ret void
26 ; Function Attrs: nounwind uwtable
27 define weak_odr dso_local void @C(i8* %src, i8* %dst) local_unnamed_addr #2 {
28 entry:
29 ; CHECK: C
30 ; CHECK-NOT: vmovups %ymm
31 ; CHECK: vmovups %ymm
32   call void @llvm.memmove.p0i8.p0i8.i64(i8* align 1 %dst, i8* align 1 %src, i64 32, i1 false)
33   ret void
36 ; Function Attrs: nounwind uwtable
37 define weak_odr dso_local void @D(i8* %src, i8* %dst) local_unnamed_addr #2 {
38 entry:
39 ; CHECK: D
40 ; CHECK-NOT: vmovups %zmm
41 ; CHECK: vmovups %ymm
42   call void @llvm.memmove.p0i8.p0i8.i64(i8* align 1 %dst, i8* align 1 %src, i64 64, i1 false)
43   ret void
46 ; Function Attrs: argmemonly nounwind
47 declare void @llvm.memmove.p0i8.p0i8.i64(i8* nocapture, i8* nocapture readonly, i64, i1 immarg) #1
49 attributes #0 = { nounwind uwtable "correctly-rounded-divide-sqrt-fp-math"="false" "disable-tail-calls"="false" "less-precise-fpmad"="false" "min-legal-vector-width"="0" "no-frame-pointer-elim"="false" "no-infs-fp-math"="false" "no-jump-tables"="false" "no-nans-fp-math"="false" "no-signed-zeros-fp-math"="false" "no-trapping-math"="false" "prefer-vector-width"="128" "stack-protector-buffer-size"="8" "target-cpu"="skylake-avx512" "target-features"="+adx,+aes,+avx,+avx2,+avx512bw,+avx512cd,+avx512dq,+avx512f,+avx512vl,+bmi,+bmi2,+clflushopt,+clwb,+cx16,+cx8,+f16c,+fma,+fsgsbase,+fxsr,+invpcid,+lzcnt,+mmx,+movbe,+pclmul,+pku,+popcnt,+prfchw,+rdrnd,+rdseed,+sahf,+sse,+sse2,+sse3,+sse4.1,+sse4.2,+ssse3,+x87,+xsave,+xsavec,+xsaveopt,+xsaves" "unsafe-fp-math"="false" "use-soft-float"="false" }
50 attributes #1 = { argmemonly nounwind }
51 attributes #2 = { nounwind uwtable "correctly-rounded-divide-sqrt-fp-math"="false" "disable-tail-calls"="false" "less-precise-fpmad"="false" "min-legal-vector-width"="0" "no-frame-pointer-elim"="false" "no-infs-fp-math"="false" "no-jump-tables"="false" "no-nans-fp-math"="false" "no-signed-zeros-fp-math"="false" "no-trapping-math"="false" "prefer-vector-width"="256" "stack-protector-buffer-size"="8" "target-cpu"="skylake-avx512" "target-features"="+adx,+aes,+avx,+avx2,+avx512bw,+avx512cd,+avx512dq,+avx512f,+avx512vl,+bmi,+bmi2,+clflushopt,+clwb,+cx16,+cx8,+f16c,+fma,+fsgsbase,+fxsr,+invpcid,+lzcnt,+mmx,+movbe,+pclmul,+pku,+popcnt,+prfchw,+rdrnd,+rdseed,+sahf,+sse,+sse2,+sse3,+sse4.1,+sse4.2,+ssse3,+x87,+xsave,+xsavec,+xsaveopt,+xsaves" "unsafe-fp-math"="false" "use-soft-float"="false" }
53 !0 = !{i32 1, !"wchar_size", i32 4}