[ARM] More MVE compare vector splat combines for ANDs
[llvm-complete.git] / test / CodeGen / NVPTX / i1-param.ll
blobaac71960551f8c74714d5a922fa01eee03a01851
1 ; RUN: llc < %s -march=nvptx -mcpu=sm_20 | FileCheck %s
3 target datalayout = "e-p:32:32:32-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-v16:16:16-v32:32:32-v64:64:64-v128:128:128-n16:32:64"
4 target triple = "nvptx-nvidia-cuda"
6 ; Make sure predicate (i1) operands to kernels get expanded out to .u8
8 ; CHECK: .entry foo
9 ; CHECK:   .param .u8 foo_param_0
10 ; CHECK:   .param .u32 foo_param_1
11 define void @foo(i1 %p, i32* %out) {
12   %val = zext i1 %p to i32
13   store i32 %val, i32* %out
14   ret void
18 !nvvm.annotations = !{!0}
19 !0 = !{void (i1, i32*)* @foo, !"kernel", i32 1}