[ARM] More MVE compare vector splat combines for ANDs
[llvm-complete.git] / test / CodeGen / PowerPC / 2007-09-11-RegCoalescerAssert.ll
blob53552323b72ca0fb2a908f50099712f4ed61e22c
1 ; RUN: llc -verify-machineinstrs < %s -mtriple=ppc64--
3         %struct.TCMalloc_SpinLock = type { i32 }
5 define void @_ZN17TCMalloc_SpinLock4LockEv(%struct.TCMalloc_SpinLock* %this) {
6 entry:
7         %tmp3 = call i32 asm sideeffect "1: lwarx $0, 0, $1\0A\09stwcx. $2, 0, $1\0A\09bne- 1b\0A\09isync", "=&r,=*r,r,1,~{dirflag},~{fpsr},~{flags},~{memory}"( i32** null, i32 1, i32* null )         ; <i32> [#uses=0]
8         unreachable