[ARM] More MVE compare vector splat combines for ANDs
[llvm-complete.git] / test / CodeGen / PowerPC / div-e-32.ll
blobd5d6c24aa1c6edd53db1992ff78526340f389929
1 ; RUN: llc -verify-machineinstrs -mtriple=powerpc-unknown-linux-gnu -mcpu=pwr7 < %s | FileCheck %s
2 ; RUN: llc -verify-machineinstrs -mtriple=powerpc-unknown-linux-gnu -mcpu=pwr8 < %s | FileCheck %s
4 ; Function Attrs: nounwind
5 define signext i32 @test1() #0 {
6 entry:
7   %0 = call i32 @llvm.ppc.divwe(i32 32, i32 16)
8   ret i32 %0
9 ; CHECK: divwe 3, 4, 3
12 ; Function Attrs: nounwind readnone
13 declare i32 @llvm.ppc.divwe(i32, i32) #1
15 ; Function Attrs: nounwind
16 define signext i32 @test2() #0 {
17 entry:
18   %0 = call i32 @llvm.ppc.divweu(i32 32, i32 16)
19   ret i32 %0
20 ; CHECK: divweu 3, 4, 3
23 ; Function Attrs: nounwind readnone
24 declare i32 @llvm.ppc.divweu(i32, i32) #1
26 attributes #0 = { nounwind "less-precise-fpmad"="false" "no-frame-pointer-elim"="true" "no-frame-pointer-elim-non-leaf" "no-infs-fp-math"="false" "no-nans-fp-math"="false" "stack-protector-buffer-size"="8" "unsafe-fp-math"="false" "use-soft-float"="false" }
27 attributes #1 = { nounwind readnone }
29 !llvm.ident = !{!0}
31 !0 = !{!"clang version 3.7.0 (trunk 231831) (llvm/trunk 231828:231843M)"}