[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / ARM / 2008-05-19-ScavengerAssert.ll
blob3d69e4fefbc27e03f5bbb688b33a6a73495b6894
1 ; RUN: llc < %s -mtriple=arm-apple-darwin
3         %struct.Decoders = type { i32**, i16***, i16****, i16***, i16**, i8**, i8** }
4 @decoders = external global %struct.Decoders            ; <%struct.Decoders*> [#uses=1]
6 declare i8* @calloc(i32, i32)
8 declare fastcc i32 @get_mem2Dint(i32***, i32, i32)
10 define fastcc void @init_global_buffers() nounwind {
11 entry:
12         %tmp151 = tail call fastcc i32 @get_mem2Dint( i32*** getelementptr (%struct.Decoders, %struct.Decoders* @decoders, i32 0, i32 0), i32 16, i32 16 )              ; <i32> [#uses=1]
13         %tmp158 = tail call i8* @calloc( i32 0, i32 4 )         ; <i8*> [#uses=0]
14         br i1 false, label %cond_true166, label %bb190.preheader
16 bb190.preheader:                ; preds = %entry
17         %memory_size.3555 = add i32 0, %tmp151          ; <i32> [#uses=0]
18         unreachable
20 cond_true166:           ; preds = %entry
21         unreachable