[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / ARM / 2009-09-23-LiveVariablesBug.ll
blob4bbd047056438d4235120c948fc868d42ba33090
1 ; RUN: llc < %s -mtriple=armv7-none-linux-gnueabi -mattr=+neon
3 ; PR5024
5 %struct.1 = type { %struct.4, %struct.4 }
6 %struct.4 = type { <4 x float> }
8 define arm_aapcs_vfpcc %struct.1* @hhh3(%struct.1* %this, <4 x float> %lenation.0, <4 x float> %legalation.0) nounwind {
9 entry:
10   %0 = call arm_aapcs_vfpcc  %struct.4* @sss1(%struct.4* undef, float 0.000000e+00) nounwind ; <%struct.4*> [#uses=0]
11   %1 = call arm_aapcs_vfpcc  %struct.4* @qqq1(%struct.4* null, float 5.000000e-01) nounwind ; <%struct.4*> [#uses=0]
12   %val92 = load <4 x float>, <4 x float>* null                 ; <<4 x float>> [#uses=1]
13   %2 = call arm_aapcs_vfpcc  %struct.4* @zzz2(%struct.4* undef, <4 x float> %val92) nounwind ; <%struct.4*> [#uses=0]
14   ret %struct.1* %this
17 declare arm_aapcs_vfpcc %struct.4* @qqq1(%struct.4*, float) nounwind
19 declare arm_aapcs_vfpcc %struct.4* @sss1(%struct.4*, float) nounwind
21 declare arm_aapcs_vfpcc %struct.4* @zzz2(%struct.4*, <4 x float>) nounwind