[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / ARM / 2009-10-16-Scope.ll
blob3e687322de4fe4920a3a3832ba13a3b97b7b9def
1 ; RUN: llc %s -O0 -o /dev/null -mtriple=arm-apple-darwin
2 ; PR 5197
3 ; There is not any llvm instruction assocated with !5. The code generator
4 ; should be able to handle this.
6 define void @bar() nounwind ssp {
7 entry:
8   %count_ = alloca i32, align 4                   ; <i32*> [#uses=2]
9   br label %do.body, !dbg !0
11 do.body:                                          ; preds = %entry
12   call void @llvm.dbg.declare(metadata i32* %count_, metadata !4, metadata !DIExpression()), !dbg !DILocation(scope: !5)
13   %conv = ptrtoint i32* %count_ to i32, !dbg !0   ; <i32> [#uses=1]
14   %call = call i32 @foo(i32 %conv) ssp, !dbg !0   ; <i32> [#uses=0]
15   br label %do.end, !dbg !0
17 do.end:                                           ; preds = %do.body
18   ret void, !dbg !7
21 declare void @llvm.dbg.declare(metadata, metadata, metadata) nounwind readnone
23 declare i32 @foo(i32) ssp
25 !llvm.dbg.cu = !{!0}
26 !0 = !DILocation(line: 5, column: 2, scope: !1)
27 !1 = distinct !DILexicalBlock(line: 1, column: 1, file: null, scope: !2)
28 !2 = distinct !DISubprogram(name: "bar", linkageName: "bar", line: 4, isLocal: false, isDefinition: true, virtualIndex: 6, isOptimized: false, unit: !3, scope: !3)
29 !3 = distinct !DICompileUnit(language: DW_LANG_C99, producer: "clang 1.1", isOptimized: true, emissionKind: FullDebug, file: !8, retainedTypes: !9)
30 !4 = !DILocalVariable(name: "count_", line: 5, scope: !5, file: !3, type: !6)
31 !5 = distinct !DILexicalBlock(line: 1, column: 1, file: null, scope: !1)
32 !6 = !DIBasicType(tag: DW_TAG_base_type, name: "int", size: 32, align: 32, encoding: DW_ATE_signed)
33 !7 = !DILocation(line: 6, column: 1, scope: !2)
34 !8 = !DIFile(filename: "genmodes.i", directory: "/Users/yash/Downloads")
35 !9 = !{i32 0}