[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / ARM / readtp.ll
blob190768076351f53432b2eaa8c58c6b202f65d3c3
1 ; RUN: llc -mtriple=armeb-linux-gnueabihf -O2 -mattr=+read-tp-hard %s -o - | FileCheck %s -check-prefix=CHECK-HARD
2 ; RUN: llc -mtriple=armeb-linux-gnueabihf -O2 %s -o - | FileCheck %s -check-prefix=CHECK-SOFT
5 ; __thread int counter;
6 ;  void foo() {
7 ;    counter = 5;
8 ;  }
11 @counter = thread_local local_unnamed_addr global i32 0, align 4
13 define void @foo() local_unnamed_addr #0 {
14 entry:
15   store i32 5, i32* @counter, align 4
16   ret void
20 ; CHECK-LABEL: foo:
21 ; CHECK-HARD:    mrc    p15, #0, {{r[0-9]+}}, c13, c0, #3
22 ; CHECK-SOFT:    bl     __aeabi_read_tp