[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / MIR / X86 / successor-basic-blocks-weights.mir
blobdd6dcef5ef1e5da62050b74029c6dab72d3750fd
1 # RUN: llc -march=x86-64 -run-pass none -o - %s | FileCheck %s
2 # This test ensures that the MIR parser parses basic block successors and
3 # probabilities correctly.
5 --- |
7   define i32 @foo(i32 %a) {
8   entry:
9     %0 = icmp sle i32 %a, 10
10     br i1 %0, label %less, label %exit
12   less:
13     ret i32 0
15   exit:
16     ret i32 %a
17   }
19 ...
20 ---
21 name:            foo
22 body: |
23   ; CHECK-LABEL: bb.0.entry:
24   ; CHECK:         successors: %bb.1(0x2a3d70a4), %bb.2(0x55c28f5c)
25   ; CHECK-LABEL: bb.1.less:
26   bb.0.entry:
27     successors: %bb.1 (33), %bb.2(67)
28     liveins: $edi
30     CMP32ri8 $edi, 10, implicit-def $eflags
31     JCC_1 %bb.2, 15, implicit killed $eflags
33   bb.1.less:
34     $eax = MOV32r0 implicit-def dead $eflags
35     RETQ killed $eax
37   bb.2.exit:
38     liveins: $edi
40     $eax = COPY killed $edi
41     RETQ killed $eax
42 ...