[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / constraint-c.ll
blob5a5d7672e956422a3082d9cc1d0b119a0f44feda
1 ; Check handling of the constraint `c`.
2 ; RUN: llc -march=mips -target-abi o32 < %s | FileCheck %s
4 define i32 @main() #0 {
5 entry:
6   %jmp = alloca i32, align 4
7   store i32 0, i32* %jmp, align 4
8   %0 = load i32, i32* %jmp, align 4
9   call void asm sideeffect "jr $0", "c,~{$1}"(i32 %0) #1
11 ; CHECK: addiu   $25, $zero, 0
12 ; CHECK: jr      $25
14   ret i32 0
17 attributes #0 = { noinline nounwind }
18 attributes #1 = { nounwind }