[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / mips64-libcall.ll
blob7c0e5b2bbfdce19f0a056c0c05d767671ae888f1
1 ; RUN: llc -march=mips64el -mcpu=mips64r2 -O3 < %s |\
2 ; RUN: FileCheck %s -check-prefix=HARD
3 ; RUN: llc -march=mips64el -mcpu=mips64r2 -mattr=+soft-float < %s |\
4 ; RUN: FileCheck %s -check-prefix=SOFT
6 ; Check that %add is not passed in an integer register.
8 ; HARD-LABEL: callfloor:
9 ; HARD-NOT: dmfc1 $4
11 define double @callfloor(double %d) nounwind readnone {
12 entry:
13   %add = fadd double %d, 1.000000e+00
14   %call = tail call double @floor(double %add) nounwind readnone
15   ret double %call
18 declare double @floor(double) nounwind readnone
20 ; Check call16.
22 ; SOFT-LABEL: f64add:
23 ; SOFT: jal __adddf3
25 define double @f64add(double %a, double %b) {
26 entry:
27   %add = fadd double %a, %b
28   ret double %add