[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / neg1.ll
blobdd5d7a09eb281827fbd252ebffbebb42c2cf8dc0
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
3 @i = global i32 10, align 4
4 @.str = private unnamed_addr constant [5 x i8] c"%i \0A\00", align 1
6 define i32 @main() nounwind {
7 entry:
8   %0 = load i32, i32* @i, align 4
9   %sub = sub nsw i32 0, %0
10 ; 16:   neg     ${{[0-9]+}}, ${{[0-9]+}}
11   %call = call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([5 x i8], [5 x i8]* @.str, i32 0, i32 0), i32 %sub)
12   ret i32 0
15 declare i32 @printf(i8*, ...)