[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / CodeGen / Mips / ul1.ll
blobeb5187a8533a2b96810655842393a3c9e9be2835
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
2 %struct.ua = type <{ i16, i32 }>
4 @foo = common global %struct.ua zeroinitializer, align 1
6 define i32 @main() nounwind {
7 entry:
8   store i32 10, i32* getelementptr inbounds (%struct.ua, %struct.ua* @foo, i32 0, i32 1), align 1
9 ; 16:   sb  ${{[0-9]+}}, {{[0-9]+}}(${{[0-9]+}})
10 ; 16:   sb  ${{[0-9]+}}, {{[0-9]+}}(${{[0-9]+}})
11 ; 16:   sb  ${{[0-9]+}}, {{[0-9]+}}(${{[0-9]+}})
12 ; 16:   sb  ${{[0-9]+}}, {{[0-9]+}}(${{[0-9]+}})
13   ret i32 0