[ARM] Cortex-M4 schedule additions
[llvm-complete.git] / test / ExecutionEngine / OrcMCJIT / test-ptr-reloc-sm-pic.ll
blobd0bb070110c108a6f72c14bbab52b6acda322287
1 ; RUN: %lli -jit-kind=orc-mcjit -O0 -relocation-model=pic -code-model=small %s
2 ; XFAIL: mips-, mipsel-, aarch64, arm, i686, i386
4 @.str = private unnamed_addr constant [6 x i8] c"data1\00", align 1
5 @ptr = global i8* getelementptr inbounds ([6 x i8], [6 x i8]* @.str, i32 0, i32 0), align 4
6 @.str1 = private unnamed_addr constant [6 x i8] c"data2\00", align 1
7 @ptr2 = global i8* getelementptr inbounds ([6 x i8], [6 x i8]* @.str1, i32 0, i32 0), align 4
9 define i32 @main(i32 %argc, i8** nocapture %argv) nounwind readonly {
10 entry:
11   %0 = load i8*, i8** @ptr, align 4
12   %1 = load i8*, i8** @ptr2, align 4
13   %cmp = icmp eq i8* %0, %1
14   %. = zext i1 %cmp to i32
15   ret i32 %.