[ARM] Fixup pipeline test. NFC
[llvm-complete.git] / test / CodeGen / ARM / O3-pipeline.ll
blobcea4dc9b6b61aacda8c30c0ee3dfdefddc265b85
1 ; RUN: llc -mtriple=arm -O3 -debug-pass=Structure < %s -o /dev/null 2>&1 | grep -v "Verify generated machine code" | FileCheck %s
3 ; REQUIRES: asserts
5 ; CHECK:       ModulePass Manager
6 ; CHECK-NEXT:    Pre-ISel Intrinsic Lowering
7 ; CHECK-NEXT:    FunctionPass Manager
8 ; CHECK-NEXT:      Expand Atomic instructions
9 ; CHECK-NEXT:      Simplify the CFG
10 ; CHECK-NEXT:      Dominator Tree Construction
11 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
12 ; CHECK-NEXT:      Module Verifier
13 ; CHECK-NEXT:      Natural Loop Information
14 ; CHECK-NEXT:      Canonicalize natural loops
15 ; CHECK-NEXT:      Scalar Evolution Analysis
16 ; CHECK-NEXT:      Loop Pass Manager
17 ; CHECK-NEXT:        Induction Variable Users
18 ; CHECK-NEXT:        Loop Strength Reduction
19 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
20 ; CHECK-NEXT:      Function Alias Analysis Results
21 ; CHECK-NEXT:      Merge contiguous icmps into a memcmp
22 ; CHECK-NEXT:      Expand memcmp() to load/stores
23 ; CHECK-NEXT:      Lower Garbage Collection Instructions
24 ; CHECK-NEXT:      Shadow Stack GC Lowering
25 ; CHECK-NEXT:      Remove unreachable blocks from the CFG
26 ; CHECK-NEXT:      Dominator Tree Construction
27 ; CHECK-NEXT:      Natural Loop Information
28 ; CHECK-NEXT:      Branch Probability Analysis
29 ; CHECK-NEXT:      Block Frequency Analysis
30 ; CHECK-NEXT:      Constant Hoisting
31 ; CHECK-NEXT:      Partially inline calls to library functions
32 ; CHECK-NEXT:      Instrument function entry/exit with calls to e.g. mcount() (post inlining)
33 ; CHECK-NEXT:      Scalarize Masked Memory Intrinsics
34 ; CHECK-NEXT:      Expand reduction intrinsics
35 ; CHECK-NEXT:      Dominator Tree Construction
36 ; CHECK-NEXT:      Natural Loop Information
37 ; CHECK-NEXT:      Scalar Evolution Analysis
38 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
39 ; CHECK-NEXT:      Function Alias Analysis Results
40 ; CHECK-NEXT:      Transform functions to use DSP intrinsics
41 ; CHECK-NEXT:      Interleaved Access Pass
42 ; CHECK-NEXT:      ARM IR optimizations
43 ; CHECK-NEXT:      Dominator Tree Construction
44 ; CHECK-NEXT:      Natural Loop Information
45 ; CHECK-NEXT:      CodeGen Prepare
46 ; CHECK-NEXT:    Rewrite Symbols
47 ; CHECK-NEXT:    FunctionPass Manager
48 ; CHECK-NEXT:      Dominator Tree Construction
49 ; CHECK-NEXT:      Exception handling preparation
50 ; CHECK-NEXT:      Merge internal globals
51 ; CHECK-NEXT:      Dominator Tree Construction
52 ; CHECK-NEXT:      Natural Loop Information
53 ; CHECK-NEXT:      Scalar Evolution Analysis
54 ; CHECK-NEXT:      Hardware Loop Insertion
55 ; CHECK-NEXT:      Scalar Evolution Analysis
56 ; CHECK-NEXT:      Loop Pass Manager
57 ; CHECK-NEXT:        Transform predicated vector loops to use MVE tail predication
58 ; CHECK-NEXT:      Safe Stack instrumentation pass
59 ; CHECK-NEXT:      Insert stack protectors
60 ; CHECK-NEXT:      Module Verifier
61 ; CHECK-NEXT:      Dominator Tree Construction
62 ; CHECK-NEXT:      Basic Alias Analysis (stateless AA impl)
63 ; CHECK-NEXT:      Function Alias Analysis Results
64 ; CHECK-NEXT:      Natural Loop Information
65 ; CHECK-NEXT:      Branch Probability Analysis
66 ; CHECK-NEXT:      ARM Instruction Selection
67 ; CHECK-NEXT:      Finalize ISel and expand pseudo-instructions
68 ; CHECK-NEXT:      Early Tail Duplication
69 ; CHECK-NEXT:      Optimize machine instruction PHIs
70 ; CHECK-NEXT:      Slot index numbering
71 ; CHECK-NEXT:      Merge disjoint stack slots
72 ; CHECK-NEXT:      Local Stack Slot Allocation
73 ; CHECK-NEXT:      Remove dead machine instructions
74 ; CHECK-NEXT:      MachineDominator Tree Construction
75 ; CHECK-NEXT:      Machine Natural Loop Construction
76 ; CHECK-NEXT:      Early Machine Loop Invariant Code Motion
77 ; CHECK-NEXT:      Machine Block Frequency Analysis
78 ; CHECK-NEXT:      Machine Common Subexpression Elimination
79 ; CHECK-NEXT:      MachinePostDominator Tree Construction
80 ; CHECK-NEXT:      Machine code sinking
81 ; CHECK-NEXT:      Peephole Optimizations
82 ; CHECK-NEXT:      Remove dead machine instructions
83 ; CHECK-NEXT:      ARM MLA / MLS expansion pass
84 ; CHECK-NEXT:      ARM pre- register allocation load / store optimization pass
85 ; CHECK-NEXT:      ARM A15 S->D optimizer
86 ; CHECK-NEXT:      Detect Dead Lanes
87 ; CHECK-NEXT:      Process Implicit Definitions
88 ; CHECK-NEXT:      Remove unreachable machine basic blocks
89 ; CHECK-NEXT:      Live Variable Analysis
90 ; CHECK-NEXT:      MachineDominator Tree Construction
91 ; CHECK-NEXT:      Machine Natural Loop Construction
92 ; CHECK-NEXT:      Eliminate PHI nodes for register allocation
93 ; CHECK-NEXT:      Two-Address instruction pass
94 ; CHECK-NEXT:      Slot index numbering
95 ; CHECK-NEXT:      Live Interval Analysis
96 ; CHECK-NEXT:      Simple Register Coalescing
97 ; CHECK-NEXT:      Rename Disconnected Subregister Components
98 ; CHECK-NEXT:      Machine Instruction Scheduler
99 ; CHECK-NEXT:      Machine Block Frequency Analysis
100 ; CHECK-NEXT:      Debug Variable Analysis
101 ; CHECK-NEXT:      Live Stack Slot Analysis
102 ; CHECK-NEXT:      Virtual Register Map
103 ; CHECK-NEXT:      Live Register Matrix
104 ; CHECK-NEXT:      Bundle Machine CFG Edges
105 ; CHECK-NEXT:      Spill Code Placement Analysis
106 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
107 ; CHECK-NEXT:      Machine Optimization Remark Emitter
108 ; CHECK-NEXT:      Greedy Register Allocator
109 ; CHECK-NEXT:      Virtual Register Rewriter
110 ; CHECK-NEXT:      Stack Slot Coloring
111 ; CHECK-NEXT:      Machine Copy Propagation Pass
112 ; CHECK-NEXT:      Machine Loop Invariant Code Motion
113 ; CHECK-NEXT:      PostRA Machine Sink
114 ; CHECK-NEXT:      Machine Block Frequency Analysis
115 ; CHECK-NEXT:      MachinePostDominator Tree Construction
116 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
117 ; CHECK-NEXT:      Machine Optimization Remark Emitter
118 ; CHECK-NEXT:      Shrink Wrapping analysis
119 ; CHECK-NEXT:      Prologue/Epilogue Insertion & Frame Finalization
120 ; CHECK-NEXT:      Control Flow Optimizer
121 ; CHECK-NEXT:      Tail Duplication
122 ; CHECK-NEXT:      Machine Copy Propagation Pass
123 ; CHECK-NEXT:      Post-RA pseudo instruction expansion pass
124 ; CHECK-NEXT:      ARM load / store optimization pass
125 ; CHECK-NEXT:      ReachingDefAnalysis
126 ; CHECK-NEXT:      ARM Execution Domain Fix
127 ; CHECK-NEXT:      BreakFalseDeps
128 ; CHECK-NEXT:      ARM pseudo instruction expansion pass
129 ; CHECK-NEXT:      Thumb2 instruction size reduce pass
130 ; CHECK-NEXT:      MachineDominator Tree Construction
131 ; CHECK-NEXT:      Machine Natural Loop Construction
132 ; CHECK-NEXT:      Machine Block Frequency Analysis
133 ; CHECK-NEXT:      If Converter
134 ; CHECK-NEXT:      MVE VPT block insertion pass
135 ; CHECK-NEXT:      Thumb IT blocks insertion pass
136 ; CHECK-NEXT:      MachineDominator Tree Construction
137 ; CHECK-NEXT:      Machine Natural Loop Construction
138 ; CHECK-NEXT:      Post RA top-down list latency scheduler
139 ; CHECK-NEXT:      Analyze Machine Code For Garbage Collection
140 ; CHECK-NEXT:      Machine Block Frequency Analysis
141 ; CHECK-NEXT:      MachinePostDominator Tree Construction
142 ; CHECK-NEXT:      Branch Probability Basic Block Placement
143 ; CHECK-NEXT:      Thumb2 instruction size reduce pass
144 ; CHECK-NEXT:      Unpack machine instruction bundles
145 ; CHECK-NEXT:      optimise barriers pass
146 ; CHECK-NEXT:      MachineDominator Tree Construction
147 ; CHECK-NEXT:      ARM constant island placement and branch shortening pass
148 ; CHECK-NEXT:      MachineDominator Tree Construction
149 ; CHECK-NEXT:      Machine Natural Loop Construction
150 ; CHECK-NEXT:      ARM Low Overhead Loops pass
151 ; CHECK-NEXT:      Contiguously Lay Out Funclets
152 ; CHECK-NEXT:      StackMap Liveness Analysis
153 ; CHECK-NEXT:      Live DEBUG_VALUE analysis
154 ; CHECK-NEXT:      Insert fentry calls
155 ; CHECK-NEXT:      Insert XRay ops
156 ; CHECK-NEXT:      Implement the 'patchable-function' attribute
157 ; CHECK-NEXT:      Lazy Machine Block Frequency Analysis
158 ; CHECK-NEXT:      Machine Optimization Remark Emitter
159 ; CHECK-NEXT:      ARM Assembly Printer
160 ; CHECK-NEXT:      Free MachineFunction