[InstCombine] Signed saturation patterns
[llvm-complete.git] / test / CodeGen / AArch64 / arm64-vaargs.ll
blob47dea611bc7e157a1d72e415c19411644b877951
1 ; RUN: llc < %s -mtriple=arm64-apple-darwin11.0.0 | FileCheck %s
2 target datalayout = "e-p:64:64:64-i1:8:8-i8:8:8-i16:16:16-i32:32:32-i64:64:64-f32:32:32-f64:64:64-v64:64:64-v128:128:128-a0:0:64-n32:64"
4 define float @t1(i8* nocapture %fmt, ...) nounwind ssp {
5 entry:
6 ; CHECK: t1
7 ; CHECK: fcvt
8   %argp = alloca i8*, align 8
9   %argp1 = bitcast i8** %argp to i8*
10   call void @llvm.va_start(i8* %argp1)
11   %0 = va_arg i8** %argp, i32
12   %1 = va_arg i8** %argp, float
13   call void @llvm.va_end(i8* %argp1)
14   ret float %1
17 declare void @llvm.va_start(i8*) nounwind
19 declare void @llvm.va_end(i8*) nounwind