[InstCombine] Signed saturation patterns
[llvm-complete.git] / test / CodeGen / AArch64 / arm64-vpopcnt.ll
blob6fe1176eaa871d4377c85ca05a13ee78450942d7
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc < %s -mtriple=aarch64-apple- -mcpu=cyclone | FileCheck %s
4 ; The non-byte ones used to fail with "Cannot select"
6 define <8 x i8> @ctpopv8i8(<8 x i8> %x) nounwind readnone {
7 ; CHECK-LABEL: ctpopv8i8:
8 ; CHECK:       // %bb.0:
9 ; CHECK-NEXT:    cnt v0.8b, v0.8b
10 ; CHECK-NEXT:    ret
11   %cnt = tail call <8 x i8> @llvm.ctpop.v8i8(<8 x i8> %x)
12   ret <8 x i8> %cnt
15 declare <8 x i8> @llvm.ctpop.v8i8(<8 x i8>) nounwind readnone
17 define <4 x i16> @ctpopv4i16(<4 x i16> %x) nounwind readnone {
18 ; CHECK-LABEL: ctpopv4i16:
19 ; CHECK:       // %bb.0:
20 ; CHECK-NEXT:    cnt v0.8b, v0.8b
21 ; CHECK-NEXT:    uaddlp v0.4h, v0.8b
22 ; CHECK-NEXT:    ret
23   %cnt = tail call <4 x i16> @llvm.ctpop.v4i16(<4 x i16> %x)
24   ret <4 x i16> %cnt
27 declare <4 x i16> @llvm.ctpop.v4i16(<4 x i16>) nounwind readnone
29 define <2 x i32> @ctpopv2i32(<2 x i32> %x) nounwind readnone {
30 ; CHECK-LABEL: ctpopv2i32:
31 ; CHECK:       // %bb.0:
32 ; CHECK-NEXT:    cnt v0.8b, v0.8b
33 ; CHECK-NEXT:    uaddlp v0.4h, v0.8b
34 ; CHECK-NEXT:    uaddlp v0.2s, v0.4h
35 ; CHECK-NEXT:    ret
36   %cnt = tail call <2 x i32> @llvm.ctpop.v2i32(<2 x i32> %x)
37   ret <2 x i32> %cnt
40 declare <2 x i32> @llvm.ctpop.v2i32(<2 x i32>) nounwind readnone
42 define <1 x i64> @ctpopv1i64(<1 x i64> %x) nounwind readnone {
43 ; CHECK-LABEL: ctpopv1i64:
44 ; CHECK:       // %bb.0:
45 ; CHECK-NEXT:    cnt v0.8b, v0.8b
46 ; CHECK-NEXT:    uaddlp v0.4h, v0.8b
47 ; CHECK-NEXT:    uaddlp v0.2s, v0.4h
48 ; CHECK-NEXT:    uaddlp v0.1d, v0.2s
49 ; CHECK-NEXT:    ret
50   %cnt = tail call <1 x i64> @llvm.ctpop.v1i64(<1 x i64> %x)
51   ret <1 x i64> %cnt
54 declare <1 x i64> @llvm.ctpop.v1i64(<1 x i64>) nounwind readnone
56 define <16 x i8> @ctpopv16i8(<16 x i8> %x) nounwind readnone {
57 ; CHECK-LABEL: ctpopv16i8:
58 ; CHECK:       // %bb.0:
59 ; CHECK-NEXT:    cnt v0.16b, v0.16b
60 ; CHECK-NEXT:    ret
61   %cnt = tail call <16 x i8> @llvm.ctpop.v16i8(<16 x i8> %x)
62   ret <16 x i8> %cnt
65 declare <16 x i8> @llvm.ctpop.v16i8(<16 x i8>) nounwind readnone
67 define <8 x i16> @ctpopv8i16(<8 x i16> %x) nounwind readnone {
68 ; CHECK-LABEL: ctpopv8i16:
69 ; CHECK:       // %bb.0:
70 ; CHECK-NEXT:    cnt v0.16b, v0.16b
71 ; CHECK-NEXT:    uaddlp v0.8h, v0.16b
72 ; CHECK-NEXT:    ret
73   %cnt = tail call <8 x i16> @llvm.ctpop.v8i16(<8 x i16> %x)
74   ret <8 x i16> %cnt
77 declare <8 x i16> @llvm.ctpop.v8i16(<8 x i16>) nounwind readnone
79 define <4 x i32> @ctpopv4i32(<4 x i32> %x) nounwind readnone {
80 ; CHECK-LABEL: ctpopv4i32:
81 ; CHECK:       // %bb.0:
82 ; CHECK-NEXT:    cnt v0.16b, v0.16b
83 ; CHECK-NEXT:    uaddlp v0.8h, v0.16b
84 ; CHECK-NEXT:    uaddlp v0.4s, v0.8h
85 ; CHECK-NEXT:    ret
86   %cnt = tail call <4 x i32> @llvm.ctpop.v4i32(<4 x i32> %x)
87   ret <4 x i32> %cnt
90 declare <4 x i32> @llvm.ctpop.v4i32(<4 x i32>) nounwind readnone
92 define <2 x i64> @ctpopv2i64(<2 x i64> %x) nounwind readnone {
93 ; CHECK-LABEL: ctpopv2i64:
94 ; CHECK:       // %bb.0:
95 ; CHECK-NEXT:    cnt v0.16b, v0.16b
96 ; CHECK-NEXT:    uaddlp v0.8h, v0.16b
97 ; CHECK-NEXT:    uaddlp v0.4s, v0.8h
98 ; CHECK-NEXT:    uaddlp v0.2d, v0.4s
99 ; CHECK-NEXT:    ret
100   %cnt = tail call <2 x i64> @llvm.ctpop.v2i64(<2 x i64> %x)
101   ret <2 x i64> %cnt
104 declare <2 x i64> @llvm.ctpop.v2i64(<2 x i64>) nounwind readnone