[InstCombine] Signed saturation patterns
[llvm-complete.git] / test / CodeGen / Hexagon / vect / vect-bool-isel-crash.ll
blob5bc65f0045713657dba4622559c14e8c8b3b1a75
1 ; RUN: llc -march=hexagon < %s | FileCheck %s
3 ; Check for a successful compilation.
4 ; CHECK: jumpr r31
6 target datalayout = "e-m:e-p:32:32:32-a:0-n16:32-i64:64:64-i32:32:32-i16:16:16-i1:8:8-f32:32:32-f64:64:64-v32:32:32-v64:64:64-v512:512:512-v1024:1024:1024-v2048:2048:2048"
7 target triple = "hexagon"
9 define void @fred(i32* %a0, i8* %a1) #0 {
10 b0:
11   %v1 = icmp sgt <8 x i32> undef, undef
12   %v2 = extractelement <8 x i1> %v1, i32 4
13   %v3 = select i1 %v2, i32 0, i32 undef
14   %v4 = add nsw i32 %v3, 0
15   %v5 = add nsw i32 0, %v4
16   %v6 = extractelement <8 x i1> %v1, i32 6
17   %v7 = select i1 %v6, i32 0, i32 undef
18   %v8 = add nsw i32 %v7, %v5
19   %v9 = add nsw i32 0, %v8
20   %v10 = add nsw i32 0, %v9
21   %v11 = load i32, i32* %a0, align 4
22   %v12 = mul nsw i32 %v11, %v10
23   %v13 = add nsw i32 %v12, 16384
24   %v14 = ashr i32 %v13, 15
25   %v15 = select i1 undef, i32 %v14, i32 255
26   %v16 = trunc i32 %v15 to i8
27   store i8 %v16, i8* %a1, align 1
28   ret void
31 attributes #0 = { norecurse nounwind }