[InstCombine] Signed saturation patterns
[llvm-complete.git] / test / CodeGen / X86 / 2008-06-25-VecISelBug.ll
blob7836316b0adef7926123d27f58154b22fd185c98
1 ; RUN: llc < %s -mtriple=i686-- -mattr=+sse2 | not grep pslldq
3 define void @t() nounwind  {
4 entry:
5         %tmp1 = shufflevector <4 x float> zeroinitializer, <4 x float> < float 0.000000e+00, float 1.000000e+00, float 0.000000e+00, float 1.000000e+00 >, <4 x i32> < i32 0, i32 1, i32 4, i32 5 >
6         %tmp2 = insertelement <4 x float> %tmp1, float 1.000000e+00, i32 3
7         store <4 x float> %tmp2, <4 x float>* null, align 16
8         unreachable